eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.misc.elektronikaDekodery adresu w pamięci rdzeniowejDekodery adresu w pamięci rdzeniowej
  • Data: 2016-02-13 22:18:26
    Temat: Dekodery adresu w pamięci rdzeniowej
    Od: Piotr Wyderski <p...@n...mil> szukaj wiadomości tego autora
    [ pokaż wszystkie nagłówki ]

    Z czystej ciekawości, bo dziś ta sprawa byłaby banalna na CPLD/FPGA:
    w jaki sposób były budowane dekodery 1-z-N dla wierszy i kolumn pamięci
    rdzeniowej,zwłaszcza w starszych komputerach? Gdyby do tego podejść
    metodą trywialną i składać to z bramek na tranzystorach dyskretnych,
    to jakaś gigantyczna konstrukcja wychodzi. Czy ktoś pamięta jeszcze,
    na czym polegała sztuczka? :-)

    W pamięciach koincydencyjnych to i tak pół biedy, bo trzeba
    było zmienić N stanów na dwa pierwiastki z N przewodów, ale
    transformatorowy ROM miał konstrukcję jeden przewód == jeden
    adres. Już przy kilkudziesięciu komórkach się robi trudno,
    a kilkaset ciężko mi sobie wyobrazić.

    Pozdrawiam, Piotr

Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: