eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.misc.elektronikaXMega, DMA i sygnał strobeRe: XMega, DMA i sygnał strobe
  • Path: news-archive.icm.edu.pl!news.gazeta.pl!newsfeed.pionier.net.pl!news.task.gda.pl
    !not-for-mail
    From: "Marcin Wasilewski" <j...@a...pewnie.je.st>
    Newsgroups: pl.misc.elektronika
    Subject: Re: XMega, DMA i sygnał strobe
    Date: Mon, 28 Jun 2010 16:27:27 +0200
    Organization: CI TASK http://www.task.gda.pl/
    Lines: 34
    Message-ID: <i0abgb$2gg$1@news.task.gda.pl>
    References: <i08744$88o$1@inews.gazeta.pl> <i08g5v$1g1$1@opal.futuro.pl>
    <i08ofd$o07$1@news.task.gda.pl> <i0a5nn$bhv$1@opal.futuro.pl>
    NNTP-Posting-Host: host-89-228-149-106.gorzow.mm.pl
    Mime-Version: 1.0
    Content-Type: text/plain; format=flowed; charset="iso-8859-2"; reply-type=response
    Content-Transfer-Encoding: 8bit
    X-Trace: news.task.gda.pl 1277735243 2576 89.228.149.106 (28 Jun 2010 14:27:23 GMT)
    X-Complaints-To: a...@n...task.gda.pl
    NNTP-Posting-Date: Mon, 28 Jun 2010 14:27:23 +0000 (UTC)
    X-Priority: 3
    X-MSMail-Priority: Normal
    X-Newsreader: Microsoft Outlook Express 6.00.2900.5931
    X-MimeOLE: Produced By Microsoft MimeOLE V6.00.2900.5931
    Xref: news-archive.icm.edu.pl pl.misc.elektronika:591255
    [ ukryj nagłówki ]

    Użytkownik "newxmega" <m...@m...mm> napisał w wiadomości
    news:i0a5nn$bhv$1@opal.futuro.pl...

    >> Użytkownik "newxmega" <m...@m...mm> napisał w wiadomości
    >> Więc jedyne co ci grozi to oczekiwanie 1 cyklu na przejęcie
    >> magistrali przez procesor, w momencie odwołania do SRAM.

    > A peryferia? Przecież są zamapowane do przestrzeni wewnętrznej pamięci
    > danych. Jeżeli procek -rdzeń się odwołuje dużo do ramu wewnątrz to co z
    > uartami i innymi?

    Nie jest to tak do końca jedna przestrzeń (przynajmniej dla części
    urządzeń I/O), gdyż działają dla nich instrukcje IN, OUT, które się
    wykonują w jednym cyklu, dla porównania STS i LDS (ich ekwiwalent dla
    urządzeń spoza I/O) wykonuje się 4 cykle (LD, ST - dwa cykle). Poza tym
    pomiędzy przestrzenią I/O i SRAM jest jeszcze przestrzeń EEPROM.

    Atmel jest niestety bardzo powściągliwy w swojej dokumentacji, niemniej
    DMA ma także dostęp do przestrzeni I/O i EEPROM. Więc tak do końca nie
    wiadomo jak to będzie.
    Jednak jest pewne, że:

    - to CPU ma wyższy priorytet nad DMA,
    - jeśli DMA zajmuje szynę, to CPU go od razu nie wytnie, tylko dopiero po
    zakończeniu aktualnego cyklu dostępu do pamięci, jednakże z uwagi na
    3-stopniwy pipelining procesor wie kilka taktów wcześniej, że będzie
    potrzebny dostęp do pamięci, więc pewnie jakieś działania w tym kierunku
    podejmuje. Kłopot może być w przypadku pętli i instrukcji wykonywanych
    bezpośrednio po skoku, ale jak pisałem, jedyne co ci grozi to +1 cykl
    oczekiwania na zwolnienie magistrali systemowej.




Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: