eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.comp.programmingSpójność cache L1 w x86 pomiędzy rdzeniamiRe: Spójność cache L1 w x86 pomiędzy rdzeniami
  • Data: 2015-06-09 18:19:33
    Temat: Re: Spójność cache L1 w x86 pomiędzy rdzeniami
    Od: Sebastian Biały <h...@p...onet.pl> szukaj wiadomości tego autora
    [ pokaż wszystkie nagłówki ]

    On 2015-06-09 08:22, Wojciech Muła wrote:
    > Jest synchronizacja, to się nazywa snooping

    Wiem, czytalem ogromną ilość opisów jak działają protokoły spójności
    cache i problem jest mocno zawiły. W żadnym nie natrafiłem na informacje
    po jakim *czasie* L1 są synchronizowane albo np. po jakim czasie zapis
    pamięci w CPU0 widoczny jest w CPU1. Wszyscy mowią o memory ordering ale
    nikt nie mówi jak szybo widać zmiany :). Albo jest to czas pomijalnie
    mały albo czytałem złe dokumenty.

Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: