-
X-Received: by 10.140.85.179 with SMTP id n48mr119917qgd.6.1392968915442; Thu, 20 Feb
2014 23:48:35 -0800 (PST)
X-Received: by 10.140.85.179 with SMTP id n48mr119917qgd.6.1392968915442; Thu, 20 Feb
2014 23:48:35 -0800 (PST)
Path: news-archive.icm.edu.pl!agh.edu.pl!news.agh.edu.pl!newsfeed2.atman.pl!newsfeed.
atman.pl!goblin1!goblin.stu.neva.ru!s7no11137901lbd.0!news-out.google.com!le8ni
18022lbc.0!nntp.google.com!s7no11137883lbd.0!postnews.google.com!glegroupsg2000
goo.googlegroups.com!not-for-mail
Newsgroups: pl.misc.elektronika
Date: Thu, 20 Feb 2014 23:48:35 -0800 (PST)
In-Reply-To: <530692e5$0$2220$65785112@news.neostrada.pl>
Complaints-To: g...@g...com
Injection-Info: glegroupsg2000goo.googlegroups.com; posting-host=81.219.220.14;
posting-account=67yd9woAAAAHUu8VHyA7Js47M98NE3m3
NNTP-Posting-Host: 81.219.220.14
References: <le5vag$e92$1@node2.news.atman.pl>
<530692e5$0$2220$65785112@news.neostrada.pl>
User-Agent: G2/1.0
MIME-Version: 1.0
Message-ID: <9...@g...com>
Subject: Re: zajętość komórek LUT przez "typowy" program
From: s...@g...com
Injection-Date: Fri, 21 Feb 2014 07:48:35 +0000
Content-Type: text/plain; charset=ISO-8859-2
Content-Transfer-Encoding: quoted-printable
Xref: news-archive.icm.edu.pl pl.misc.elektronika:660066
[ ukryj nagłówki ]W dniu piątek, 21 lutego 2014 00:42:29 UTC+1 użytkownik Grzegorz Kurczyk napisał:
> W dniu 20.02.2014 23:24, Jakub Rakus pisze:
>
>
>
> > Niedawno zacząłem zabawę z VHDLem i takie pytanie mam: Czy można jakoś
>
> > szybko oszacować czy konkretny FPGA będzie wystarczający do założonego
>
> > celu? Dokładniej: czy można oszacować ile LUTów potrzebujemy żeby
>
> > zaimplementować logikę, która wykonuje jakieś typowe zadania? Np. czy
>
> > mając FPGA, które ma na pokładzie 1200 lutów, da radę wepchnąć w niego
>
> > odczyt dwóch czujników po i2c, komunikację po uarcie, i sterowanie dwoma
>
> > silnikami dc regulatorem typu pid lub podobnym na podstawie odczytów z
>
> > tychże czujników?
>
> >
>
> > Dlaczego pytam? Bo mam płytkę z lattica machxo2-pico-devkit i
>
> > zastanawiam się czy to mi wystarczy czy muszę szukać jakiegoś innego
>
> > większego zestawu? Bo ceny takich zestawów nie są zachwycające...
>
> >
>
> > Jak zadaje głupie pytania to wybaczcie, ale na razie w VHDLu potrafię
>
> > hello world na 7seg.
>
> >
>
>
>
> Witam
>
> Nie znam Lattice ale dłubię w Xilinx-ie i chyba najprostszą metodą
>
> będzie naskrobać w VHDL/Verilog opis tego co nas interesuje w
>
> "kompilatorze" (dla Xilinxa to środowisko ISE) i spróbować skompilować
>
> na konkretny hardware. Kompilator poda informację czy opis "zmieści" się
>
> w podanym chipie.
>
>
>
> Nie ma chyba konkretnej metody na "oszacowanie" bo chociażby najprostszy
>
> multiplekser można opisać na kilka sposobów, które dadzą w wyniku inną
>
> zajętość zasobów.
>
>
>
Potwierdzam powyższe w 100%
Następne wpisy z tego wątku
- 21.02.14 11:07 Artur Miller
- 21.02.14 19:03 J.F
- 21.02.14 19:17 Jakub Rakus
- 21.02.14 19:28 Grzegorz Kurczyk
- 21.02.14 19:42 tusk, donald tusk
- 21.02.14 20:56 Jan
- 22.02.14 09:37 tusk, donald tusk
- 22.02.14 10:51 MiSter
- 22.02.14 11:08 MiSter
- 22.02.14 19:41 Grzegorz Kurczyk
Najnowsze wątki z tej grupy
- Rapsberry Pi i synchronizacja plików
- RCD 300 mA
- rpi i moduł przekaźników
- Falownik do pompy CO
- Lampa ogrodowa rozłączała różnicówkę
- Inteligentne oświetlenie schodów
- Pytanie do Użytkownika
- Emanuel kiedyś szukał gotowca do chłodzenia leków
- Sprzęty z Lidl-a
- idzie nowe
- Wybuchające pagery
- Jak shakować windę
- Sterowanie bezprzewodowe do wbudowania
- NC vs NO
- Jak dzięki mojemu pomysłowi amerykańce z Google przyspieszyli TV
Najnowsze wątki
- 2024-10-03 Warszawa => OpenText ECM Specialist <=
- 2024-10-03 Blokowanie informacji - test
- 2024-10-02 Warszawa => Fullstack Developer <=
- 2024-10-02 Katowice => QA Engineer <=
- 2024-10-02 Gdynia => Data Scientist <=
- 2024-10-02 Warszawa => Sales Development Representative (in German) <=
- 2024-10-02 Warszawa => SAP HANA Developer (Middle) <=
- 2024-10-02 Warszawa => SAP S/4HANA FI/CO Senior Consultant <=
- 2024-10-02 Warszawa => Senior SAP HANA Developers <=
- 2024-10-02 Warszawa => Senior PHP Laravel Developer (e-commerce) <=
- 2024-10-02 Warszawa => Programista Full Stack (.Net Core) <=
- 2024-10-02 Warszawa => Software .Net Developer <=
- 2024-10-02 Warszawa => Programista Full Stack .Net <=
- 2024-10-01 Katowice => Head of Virtualization Platform Management and Operating S
- 2024-10-02 GODZINA ZERO #48 - KRZYSZTOF STANOWSKI I ZBIGNIEW KAPIŃSKI PREZES IZBY KARNEJ SĄDU NAJWYŻSZEGO