eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.comp.pecetProgramy jednowątkowe a wiele rdzeni procesoraRe: Programy jednowątkowe a wiele rdzeni procesora
  • Path: news-archive.icm.edu.pl!news.gazeta.pl!newsfeed.pionier.net.pl!news.glorb.com!n
    peer01.iad.highwinds-media.com!news.highwinds-media.com!feed-me.highwinds-media
    .com!nx02.iad01.newshosting.com!newshosting.com!newsfeed.neostrada.pl!unt-exc-0
    1.news.neostrada.pl!unt-spo-b-01.news.neostrada.pl!news.neostrada.pl.POSTED!not
    -for-mail
    Newsgroups: pl.comp.pecet
    Date: Sat, 12 Mar 2011 17:00:31 +0100
    From: Gotfryd Smolik news <s...@s...com.pl>
    Subject: Re: Programy jednowątkowe a wiele rdzeni procesora
    In-Reply-To: <2...@g...one.pl>
    Message-ID: <Pine.WNT.4.64.1103121649120.1612@quad>
    References: <ijo4h6$p6n$1@inews.gazeta.pl>
    <4d5fc260$0$2495$65785112@news.neostrada.pl>
    <ijoo6k$612$1@inews.gazeta.pl> <2...@g...one.pl>
    <4d601f2e$0$2446$65785112@news.neostrada.pl>
    <2...@g...one.pl>
    <m...@m...przemekryk.no-ip.info>
    <2...@g...one.pl> <ik2ea8$qqe$1@news.onet.pl>
    <2...@g...one.pl> <ik3sco$5nq$1@news.onet.pl>
    <2...@g...one.pl>
    <s...@d...media-lab.com.pl>
    <2...@g...one.pl>
    X-X-Sender: moj@quad
    MIME-Version: 1.0
    Content-Type: TEXT/PLAIN; charset=ISO-8859-2; format=flowed
    Content-Transfer-Encoding: 8BIT
    User-Agent: Hamster/2.1.0.11
    Lines: 39
    Organization: Telekomunikacja Polska
    NNTP-Posting-Host: 83.15.167.123
    X-Trace: 1299947030 unt-rea-b-01.news.neostrada.pl 2439 83.15.167.123:63727
    X-Complaints-To: a...@n...neostrada.pl
    Xref: news-archive.icm.edu.pl pl.comp.pecet:1190971
    [ ukryj nagłówki ]

    On Sat, 12 Mar 2011, Radosław Sokół wrote:

    > W dniu 06.03.2011 11:11, Sergiusz Rozanski pisze:
    >> Tzn bardzo dobrym przybliżeniem było to że w przypadku RISC
    >> _każdy_ rozkaz zajmuje 1 cykl cpu - są to proste operacje, a
    >> ich redukcja ilościowa też przyspiesza wykonywanie.
    >
    > Widzę tutaj parę nieścisłości.
    >
    > Przede wszystkim RISC *nigdy* nie miał redukować liczby
    > rozkazów. Ba, często RISCe mają bardzo dużo rozkazów, czasem
    > bardzo skomplikowanych nawet.

    Radku, a Ty kiedyś obejrzałeś co oznacza rozwinięcie
    akronimu RISC? ;)
    Bo to, że marketingowcy nazywają "riscami" różne różności,
    które do RISCa mogą się mieć jak pięść do nosa, to jest
    CAŁKIEM odrębna rzecz.
    Nie chce mi się sprawdzać ile to instrukcji (bez PALcode)
    miała np. Alpha, ale tak, to był RISC (do tego endian
    neutral). To, że później "dopchnięto" istrukcje podobne
    w charakterze do SSE itd to inna sprawa (widać RISC
    co do idei wcale nie jest taki dobry jak go malują ;>)

    > Najważniejsza zmiana polega na likwidacji trybów adresowania.

    Ale to jest RAMC, nie RISC ;)
    (a poważniej - dopiero drugie założenie na liście założeń RISCa)

    > Zresztą mikrokontrolery AVR8, zaliczane przecież do RISCów,
    > wiele rozkazów realizują w 2-3 cyklach zegarowych.

    A to inna sprawa, bo wtykanie tezy o obowiązkowej
    1-cyklowości do RISCa to nieporozumienie (np. procesor
    który ma *skutecznie* obsługiwać architekturę systemową
    wielowątkową powinien mieć jakiś mechanizm synchronizacji
    typu "gwarancja że nie z cache", a to wymusza wiele taktów).

    pzdr, Gotfryd

Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: