eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.misc.elektronikaKomunikacja ARM z FPGA przez SPIRe: Komunikacja ARM z FPGA przez SPI
  • Path: news-archive.icm.edu.pl!news.icm.edu.pl!wsisiz.edu.pl!.POSTED.h82-143-146-166-s
    tatic.e-wro.net.pl!not-for-mail
    From: Piotr Wyderski <b...@p...com>
    Newsgroups: pl.misc.elektronika
    Subject: Re: Komunikacja ARM z FPGA przez SPI
    Date: Fri, 18 Jun 2021 23:18:54 +0200
    Organization: http://www.wit.edu.pl
    Message-ID: <saj2k0$1f1u3$1@portraits.wsisiz.edu.pl>
    References: <sagi3k$qu2d$1@portraits.wsisiz.edu.pl>
    <60cc2fbd$0$552$65785112@news.neostrada.pl>
    <sahkqe$1csm7$1@portraits.wsisiz.edu.pl> <saif8r$1vst$1@gioia.aioe.org>
    <saipvv$1ejpc$1@portraits.wsisiz.edu.pl> <saiuss$16pp$1@gioia.aioe.org>
    Mime-Version: 1.0
    Content-Type: text/plain; charset=utf-8; format=flowed
    Content-Transfer-Encoding: 8bit
    Injection-Date: Fri, 18 Jun 2021 21:18:56 -0000 (UTC)
    Injection-Info: portraits.wsisiz.edu.pl;
    posting-host="h82-143-146-166-static.e-wro.net.pl:82.143.146.166";
    logging-data="1542083"; mail-complaints-to="a...@w...edu.pl"
    User-Agent: Mozilla/5.0 (Windows NT 10.0; Win64; x64; rv:78.0) Gecko/20100101
    Thunderbird/78.11.0
    In-Reply-To: <saiuss$16pp$1@gioia.aioe.org>
    Content-Language: en-US
    X-Antivirus: Avast (VPS 210618-4, 06/18/2021), Outbound message
    X-Antivirus-Status: Clean
    Xref: news-archive.icm.edu.pl pl.misc.elektronika:765614
    [ ukryj nagłówki ]

    Kaczin wrote:

    > Sądzisz, że oni o tym nie wiedzą?

    Nie mam pojęcia, co oni wiedzą, widzę tylko to, co napisali. A napisali tak:

    "Podsumowując uzyskana maksymalna teoretyczna szybkość transmisji dla
    częstotliwości 24 MHz wynosi 3 MB/s. Rzeczywista zmierzona szybkość
    transmisji wynosiła około 2 MB/s. Warto podkreślić, że dla relatywnie
    dużego bloku transmitowanych danych naddatek przyjętego protokołu
    transmisji jest znikomy i raczej nie wpływa na powyższą degradacje.
    Dlatego zmieszenie transmisji należy upatrywać w dodatkowych stanach
    oczekiwania wprowadzanych w procesorze ARM, układ FPGA zgodnie z
    przyjętym protokołem nie może wprowadzać dodatkowych opóźnień transmisji."

    "Raczej" i "należy upatrywać" sugerują, że nie wiedzą. Przesłali blok
    danych, zmierzyli czas i im wyszło 66% maksimum. Na wykresie z
    analizatora niczego nie "należy upatrywać", bo wszystko widać. W moim
    układzie taktowanie to 8MHz przy prędkość SPI 8Mbit/s. Interfejs
    transferuje *dokładnie* jeden bit na cykl, mam 100% wykorzystanie pasma.

    Piotr


Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: