-
X-Received: by 10.49.116.145 with SMTP id jw17mr8433qeb.25.1382015354362; Thu, 17 Oct
2013 06:09:14 -0700 (PDT)
X-Received: by 10.49.116.145 with SMTP id jw17mr8433qeb.25.1382015354362; Thu, 17 Oct
2013 06:09:14 -0700 (PDT)
Path: news-archive.icm.edu.pl!agh.edu.pl!news.agh.edu.pl!news.cyf-kr.edu.pl!news.nask
.pl!news.nask.org.pl!newsfeed.pionier.net.pl!news.glorb.com!npeer01.iad.highwin
ds-media.com!news.highwinds-media.com!feed-me.highwinds-media.com!o2no9770710qa
s.0!news-out.google.com!9ni50474qaf.0!nntp.google.com!i2no17324055qav.0!postnew
s.google.com!glegroupsg2000goo.googlegroups.com!not-for-mail
Newsgroups: pl.misc.elektronika
Date: Thu, 17 Oct 2013 06:09:14 -0700 (PDT)
In-Reply-To: <525fc2ed$0$2285$65785112@news.neostrada.pl>
Complaints-To: g...@g...com
Injection-Info: glegroupsg2000goo.googlegroups.com; posting-host=81.219.220.14;
posting-account=67yd9woAAAAHUu8VHyA7Js47M98NE3m3
NNTP-Posting-Host: 81.219.220.14
References: <8...@g...com>
<525fc2ed$0$2285$65785112@news.neostrada.pl>
User-Agent: G2/1.0
MIME-Version: 1.0
Message-ID: <0...@g...com>
Subject: Re: FPGA - Xilinx
From: s...@g...com
Injection-Date: Thu, 17 Oct 2013 13:09:14 +0000
Content-Type: text/plain; charset=ISO-8859-2
Content-Transfer-Encoding: quoted-printable
X-Received-Bytes: 3115
Xref: news-archive.icm.edu.pl pl.misc.elektronika:653380
[ ukryj nagłówki ]W dniu czwartek, 17 października 2013 12:58:53 UTC+2 użytkownik Adam Górski napisał:
> Witam,
>
>
>
> Jakoś nic nie widzę na temat PLL.
Ano właśnie dlatego, że skorzystałem z Wizarda, kiery tam domyślnie winien go używać.
>
> Z tego co pamiętam zegar powinien wchodzić na PLL i być odtwarzany
>
> lokalnie. Na początku powinien być CDR i deserializer. Później 10B/8B
>
> dekoder itd..
>
ano dokładnie coś w tym stylu, tak przynajmniej wynika z dosyć pokrętnych objaśnień w
UG700.pdf i UG381.pdf od X.
>
>
> Rozumiem że źródłem zegara jest ADC i działa do 20MHz. Czyli bit clock
>
> jest w okolicach 160 - 200 MHz. Zgadza się?
Owszem, żródłem budzika jest ADC, ale zapyla za 80MHz. ADC jest 12-to bitowy
(AD9272), więc mamy 80x12 = 960MHz (DDR bit-budzik). Napędzam dziada przez
programowalnego dystrybutora cykania (AD9512), więc dżiter jest stosunkowo mały.
Programowo ustawiam dzielnik na AD9512 na 20/40/80 MHz. A więc jak mam 20MHz(bit
clock=240MHz), wszystko jest OK przy moim dyskretnym projekcie z wykorzystaniem
IBUFGDS i IDDR2. Na wyższych częstotliwościach niestety idzie się paść. Ale nie w tym
rzecz!! Chodzi o to,że przy wykorzystaniu logicora, na jego ałtpucie zegarowym
(clkout) jest kompletne milczenie.
>
>
>
> Jeżeli nie ma 8B/10B to jak jest z synchronizacją ?
>
Synchro jest dziabrane sygnałem FRAME. Z tym akurat ni ma problemu. nie 8, nie 10,
ale w moim przypadku 12b. Zerknij na :
http://www.analog.com/static/imported-files/data_she
ets/AD9272.pdf
>
>
> Mogę pomóc jedynie teoretycznie bo zazwyczaj jestem od A , nie od X.
>
Ano właśnie.. Czy A ma sensownie rozwiązane problemy deserializatorów 12-16b?
Bo z X jak widać mam kurewski problem!!
Następne wpisy z tego wątku
- 17.10.13 17:35 Adam Górski
- 17.10.13 21:24 s...@g...com
- 18.10.13 00:39 Adam Górski
- 18.10.13 09:39 s...@g...com
- 18.10.13 10:09 Adam Górski
- 18.10.13 13:37 s...@g...com
- 18.10.13 13:49 Adam Górski
- 18.10.13 18:00 s...@g...com
- 19.10.13 10:26 Adam Górski
- 20.10.13 02:09 s...@g...com
- 20.10.13 02:22 s...@g...com
Najnowsze wątki z tej grupy
- DS1813-10 się psuje
- Taki tam szkolny problem...
- LIR2032 a ML2032
- SmartWatch Multimetr bezprzewodowy
- olej psuje?
- Internet w lesie - Starlink
- Opis produktu z Aliexpress
- No proszę, a śmialiście się z hindusów.
- Zewnętrzne napięcie referencyjne LM385 1,2V -> 100mV dla ICL7106, Metex M-3800
- karta parkingowa
- Wl/Wyl (On/Off) bialy/niebieski
- I3C
- Pytanie o transformator do dzwonka
- międzymordzie USB 3.2 jako 2.0
- elektronicy powinni pomysleć o karierze elektryka
Najnowsze wątki
- 2024-11-25 Karty przedpłacone (podarunkowe) Google Play - pytanie do korzystających
- 2024-11-26 wina Tóska
- 2024-11-26 Rewolucja/Rewelacja!
- 2024-11-25 grupa ożyła ;)
- 2024-11-24 Być jak Clint
- 2024-11-24 Rura kanalizacja konceptu Franke = problem
- 2024-11-25 Wrocław => Lead Java EE Developer <=
- 2024-11-25 Warszawa => Business Development Manager - Network and Network Securit
- 2024-11-25 Kraków => Programista Full Stack (.Net Core) <=
- 2024-11-25 Lublin => Senior PHP Developer <=
- 2024-11-25 Karlino => Konsultant wewnętrzny SAP (FI/CO) <=
- 2024-11-25 Warszawa => ECM Specialist / Consultant <=
- 2024-11-25 Katowice => Regionalny Kierownik Sprzedaży (OZE) <=
- 2024-11-25 Warszawa => Senior Frontend Developer (React + React Native) <=
- 2024-11-25 Lublin => Inżynier Serwisu Sprzętu Medycznego <=