eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.misc.elektronikaFPGA ISE XilinxRe: FPGA ISE Xilinx
  • Data: 2015-10-31 01:18:34
    Temat: Re: FPGA ISE Xilinx
    Od: s...@g...com szukaj wiadomości tego autora
    [ pokaż wszystkie nagłówki ]

    W dniu piątek, 30 października 2015 10:34:07 UTC+1 użytkownik Janko napisał:

    >
    > Napiszę raz jeszcze w czym problem.
    > Mam daną odczytaną z ADC (16-to bitowy wektor).
    >
    > Robię z niej inta:
    > integerResult <= to_integer(unsigned(inputVector));
    > No i teraz chciałbym przepchnąć tą liczbę UART-em do PC (taki mój debug systemu).
    >
    > Gdybym to robił dla AVR-a to daną liczbę dzieliłbym w celu wyłuskania,
    tysięcy-setek-dziesiątek-jedności tyle razy ile to konieczne i wysyłał kolejne
    cyferki.
    > Nie wiem jak to zrealizować w VHDL-u.

    Zupełnie niepotrzebnie robisz z danych wejściowych inta. Ładuj dane z ADC od razu na
    rejestr posuwny i zabieraj do dalszej transmisji najstarszy, albo najmłopszy bit (jak
    Ci pasuje).

    >
    > > > Ponadto gdzieś kiedyś czytałem że jest jakieś narzędzie, które potrafi wskazać
    najmniejszy w zasoby układ do którego można wgrać ukończony projekt.
    > >
    > > iMPACT.
    > >
    > Możesz podpowiedzieć jaka to funkcja, komenda??
    >

    To nie instrukcja/komenda tylko program w obrębie ISE do debagowania, programowania i
    takich tam...

Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: