-
From: Piotr Gałka <p...@C...pl>
Newsgroups: pl.misc.elektronika
References: <hjcgbb$ba7$1@news.onet.pl> <4b59c7c7$1@news.home.net.pl>
<hjckjj$mgq$1@news.onet.pl> <hje4o5$oej$1@news.onet.pl>
Subject: Re: teoria i praktyka - timer555
Date: Sat, 23 Jan 2010 11:45:07 +0100
Lines: 35
MIME-Version: 1.0
Content-Type: text/plain; format=flowed; charset="iso-8859-2"; reply-type=response
Content-Transfer-Encoding: 8bit
X-Priority: 3
X-MSMail-Priority: Normal
X-Newsreader: Microsoft Outlook Express 6.00.2900.5843
X-MimeOLE: Produced By Microsoft MimeOLE V6.00.2900.5579
NNTP-Posting-Host: 213.192.88.238
Message-ID: <4b5ad32d$1@news.home.net.pl>
X-Trace: news.home.net.pl 1264243501 213.192.88.238 (23 Jan 2010 11:45:01 +0100)
Organization: home.pl news server
X-Authenticated-User: piotr.galka.micromade
Path: news-archive.icm.edu.pl!news.rmf.pl!nf1.ipartners.pl!ipartners.pl!news.home.net
.pl!not-for-mail
Xref: news-archive.icm.edu.pl pl.misc.elektronika:580318
[ ukryj nagłówki ]
Użytkownik "roxy" <k...@o...pl> napisał w wiadomości
news:hje4o5$oej$1@news.onet.pl...
>
>>> Ja bym szukał przyczyny w zmianie napięcia zasilania pod wpływaem
>>> przełączanego obciążenia.
>>
>> ewentualnie w niskim napieciu zasilania w ogole i duzym wplywie spadkow
>> napiecia na stopniu wyjsciowym - zmierzyc dokladnie napiecia na wyjsciu w
>> obu stanach.
>>
>
> Progi przelaczania wynosza zawsze 0.666VCC i 0,333VCC wiec zmiana napiecia
> zasilania niw wplywa na wypelnienie.
Zmiana napięcia zasilania między ładowaniem i rozładowaniem jak najbardziej
wpływa na wypełnienie.
Dla uproszczenia załóżmy, że w jednym stanie Vcc=6, a w drugim Vcc=9.
Gdy Vcc=6 C2 się rozładowuje - próg jest 2V. Po zmianie stanu C2 się ładuje,
ale Vcc skacze do 9V. Próg ładowania będzie 6V. Więc na C2 napięcie pływa od
2V do 6V. Rozładowanie od 6V do 2V ze źródła 0V przez R2 oznacza
rozładowanie od pewnego U(6V) do U/3 (2V). Ta 1/3 decyduje o czasie
rozładowania. Ładowanie od 2V do 6V ze źródła 9V odpowiada rozładowaniu od
9-2=7V do 9-6=3V a więc do 3/7 pierwotnego napięcia.
Czasy będą jednakowe jeśli 1/3=3/7 a to chyba nie jest prawda.
> Jedynie co mi przychodzi do glowy to to ze C2 jest ladowany nie pradem
> ograniczonym przez R2 z wyjscia NE555 na ktorym jest o okolo 1,4V napiecie
> niższe od VCC.
To zdanie nie jest 100% jasne. Oczywiście niesymetria Uwy względem Vcc
wpłynie na niesymetrię wypełnienia. Zastosowanie 555 CMOS może dać poprawę.
P.G.
Następne wpisy z tego wątku
- 23.01.10 10:54 Piotr Gałka
Najnowsze wątki z tej grupy
- Digikey, SN74CBT3253CD, FST3253, ktoś ma?
- Szukam: czujnik ruchu z możliwością zaączenia na stałe
- kabelek - kynar ?
- Podnieść masę o 0.6V
- Moduł BT BLE 5.0
- Pomiar amplitudy w zegarku mechanicznym
- ale zawziętość i cierpliwość
- Chiński elektrolizer tester wody
- Dzisiaj Bentlejem czyli przybieżeli sześciu Króli do Rysia na kasie
- ciekawy układ magnetofonu
- Mikroskop 3D
- Jak być bezpiecznym z Li-Ion?
- Szukam monitora HDMI ok. 4"
- Obcinaczki z łapaczem
- termostat do lodowki
Najnowsze wątki
- 2025-01-02 Blenda/ramka do kominka na zamówienie
- 2025-01-02 Warszawa => Specjalista Helpdesk <=
- 2025-01-02 Białystok => Solution Architect (Java background) <=
- 2025-01-02 Rzeszów => International Freight Forwarder <=
- 2025-01-02 Warszawa => Software Engineer .Net <=
- 2025-01-02 Warszawa => Spedytor międzynarodowy <=
- 2025-01-02 Wróblewo => Analityk finansowy <=
- 2025-01-02 Szczecin => Senior Field Sales (system ERP) <=
- 2025-01-02 Ostrów Wielkopolski => Area Sales Manager OZE <=
- 2025-01-02 Bydgoszcz => Specjalista ds. Sprzedaży (transport drogowy) <=
- 2025-01-01 Już nie płoną
- 2025-01-01 Digikey, SN74CBT3253CD, FST3253, ktoś ma?
- 2025-01-01 Co tam u Was
- 2025-01-01 Koder szuka pracy. Koduję w j.: Asembler, C, C++ (z bibl. Qt) i D.
- 2025-01-01 Gdańsk => Delphi Programmer <=