eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.misc.elektronikaVHDL - konwersja bin2bcdRe: VHDL - konwersja bin2bcd
  • Path: news-archive.icm.edu.pl!news.icm.edu.pl!newsfeed.pionier.net.pl!2.eu.feeder.erj
    e.net!feeder.erje.net!weretis.net!feeder8.news.weretis.net!news.mixmin.net!aioe
    .org!peer02.ams4!peer.am4.highwinds-media.com!news.highwinds-media.com!newsfeed
    .neostrada.pl!unt-exc-02.news.neostrada.pl!unt-spo-b-01.news.neostrada.pl!news.
    neostrada.pl.POSTED!not-for-mail
    Subject: Re: VHDL - konwersja bin2bcd
    Newsgroups: pl.misc.elektronika
    References: <5fcaa34b$0$523$65785112@news.neostrada.pl>
    <5fcdf014$0$508$65785112@news.neostrada.pl>
    <5fce4d9b$0$499$65785112@news.neostrada.pl>
    <5fce6254$0$555$65785112@news.neostrada.pl>
    <5fce6d2b$0$512$65785112@news.neostrada.pl>
    From: Grzegorz Kurczyk <g...@c...usun.slupsk.pl>
    Date: Mon, 7 Dec 2020 19:14:41 +0100
    User-Agent: Mozilla/5.0 (X11; Linux x86_64; rv:68.0) Gecko/20100101
    Thunderbird/68.10.0
    MIME-Version: 1.0
    In-Reply-To: <5fce6d2b$0$512$65785112@news.neostrada.pl>
    Content-Type: text/plain; charset=utf-8; format=flowed
    Content-Language: pl-PL
    Content-Transfer-Encoding: 8bit
    Lines: 47
    Message-ID: <5fce7111$0$517$65785112@news.neostrada.pl>
    Organization: Telekomunikacja Polska
    NNTP-Posting-Host: 46.170.136.234
    X-Trace: 1607364881 unt-rea-b-01.news.neostrada.pl 517 46.170.136.234:42090
    X-Complaints-To: a...@n...neostrada.pl
    X-Received-Bytes: 3105
    X-Received-Body-CRC: 2996215123
    Xref: news-archive.icm.edu.pl pl.misc.elektronika:759908
    [ ukryj nagłówki ]

    W dniu 07.12.2020 o 18:58, Atlantis pisze:
    > On 07.12.2020 18:11, J.F. wrote:
    >
    >> Ale jakies nieokragle liczby, typu np 43 czy 56 ?
    >> Czy mozesz to podzielic na licznik do 10 i np do 6 na starszej cyfrze ?
    >
    > To ma być klasyczny zegar, który później chciałbym wzbogacić o funkcję
    > synchronizacji z DCF77. Typowy projekt edukacyjny. ;)
    > Dlatego też nie byłoby większego problemu ze zliczaniem sekund i minut -
    > młodsza część zawsze liczy od 0 do 9, od 0 do 5.
    > Bardziej problematyczny jest licznik. Zależy mi trynie 24 godzinnym,
    > więc mamy do czynienia z kilkoma możliwościami:
    > - Jeśli starsza cyfra wynosi 0 ub 1, młodsza liczy od 0 do 9.
    > - Jeśli starsza cyfra wynosi 2, młodsza liczy od 0 do 3.
    >
    > Prościej mi było to zaimplementować w postaci licznika binarnego i
    > tłumaczyć na BCD.


    Wręcz przeciwnie. Prościej zrobić asynchroniczne liczniki od 0 do 9 i od
    0 do 5 łącząc je w kaskadę. Licznik asynchroniczny 0..9 liczący w górę
    to cztery przerzutniki i jedna bramka AND
    Jaki to konkretnie CPLD? Xilinx?

    Coś mi się kojarzy, że w niektórych CPLD sygnały zegarowe wszystkich
    przerzutników są na stałe połaczone ze sobą co wyklucza licznik
    asynchroniczny. Z drugiej strony synchroniczny nie jest dużo bardziej
    skomplikowany




    > BTW czy gdzieś w VHDL-u istnieje możliwość uzyskania czegoś na wzór
    > kompilacji warunkowej z języków programowania? Mam na myśli coś takiego,
    > że przekazuje przez generic określoną wartość i w zależności od niej
    > tworzę (lub nie) pewne sygnały wewnątrz portu albo architektury.
    > Pozwoliłoby mi to zawsze oszczędzić trochę zasobów, bo w chwili obecnej
    > niektóre instancje posiadają wyprowadzone sygnały, które są zdefiniowane
    > w komponencie, ale których te konkretne instancje nie potrzebują.

    syntezer powinien automatycznie zredukować nieistniejące połaczenia
    redukując potrzebne zasoby


    --
    Pozdrawiam
    Grzegorz

Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: