eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.misc.elektronikaVHDL - konwersja bin2bcdRe: VHDL - konwersja bin2bcd
  • Data: 2020-12-07 20:08:48
    Temat: Re: VHDL - konwersja bin2bcd
    Od: Grzegorz Kurczyk <g...@c...usun.slupsk.pl> szukaj wiadomości tego autora
    [ pokaż wszystkie nagłówki ]

    W dniu 07.12.2020 o 19:47, Atlantis pisze:
    > On 07.12.2020 19:14, Grzegorz Kurczyk wrote:
    >
    >> Jaki to konkretnie CPLD? Xilinx?
    >
    > CoolRunner II, konkretnie XC2C128. Docelowo miał być XC2C256, ale pod
    > ręką miałem tylko 128 w 100 pinowej wersji obudowy. W tej chwili nigdzie
    > w polskich sklepach nie widzę wersji 256, a miejsce w układzie powoli
    > się kończy. ;)

    Jak oglądam budowę makroceli, to powinieneś bez problemu zbudować
    zarówno licznik synchroniczny jak i asynchroniczny.
    A co ciekawsze prawdopodobnie zajmie to tyle samo zasobów.
    Jeden bit licznika, to jedna makrocela.

    w Verilogu taki licznik synchroniczny to

    reg [3..0] licznik;
    always @(posedge clk)
    if(reset | (licznik = 9)) then
    licznik <= 0;
    else
    licznik <= licznik + 1;


    W przypadku zegara calkowicie nie widzę sensu robić licznika binarnego i
    konwertować do BCD. Łatwiej wszystko robić w BCD.

    --
    Pozdrawiam
    Grzegorz

Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: