-
Data: 2014-06-25 12:20:12
Temat: Re: Stała f w DCDC
Od: "J.F." <j...@p...onet.pl> szukaj wiadomości tego autora
[ pokaż wszystkie nagłówki ]Użytkownik "Piotr Gałka" napisał w wiadomości
Użytkownik "J.F." <j...@p...onet.pl> napisał w wiadomości
>> I tu jest zasadna inna uwaga - mamy utrzymac jeden parametr -
>> sredni
>> prad, a mozemy zmieniac dwa parametry - Ton i Toff.
>> To sie nie musi konczyc stala f !
>> Wiec jak pisze w cudzyslowach "stala f", to mam na mysli podejscie
>> do
>> regulacji - "analogowy" wzmacniacz bledu, regulujacy
>> wypelnienie/prad
>> przetwornicy.
>OK. Rozumiem, ale nie pamiętam czegoś tak działającego.
Ja tez nie. Bo to taka naturalna kolej rzeczy - chcemy regulowac PWM,
to dajemy generator pily, prosty komparator i mamy.
Pila nie musi nawet byc jakas bardzo liniowa, a generator praktycznie
i tak w kazdym ukladzie potrzebny.
Ale tak nie musi byc.
>Nie wiem z jakiej matematyki to wynika, ale z tego co widzę, to
>wychodzi na to, że każda regulacja wypełnienia które zachowuje f
>wymaga kompensacji pętli, a każda która może przy okazji zmienić f
>nie wymaga.
I to jest na moj gust zbyt daleko wysuniety wniosek.
Sa dwa podejscia do regulacji przetwornicy:
a) takie bym nazwal "klasyczne dla automatyki" - mamy wartosc
wyjsciowa, zadana, wzmacniacz bledu, i element wyjsciowy, ktory jest
regulatorem pradu w dlawiku, czyli wlasciwie PWM, ale zachowujacy
stala czestotliwosc, lub nie ... i wtedy mamy osobny podwatek do
dyskusji - czy lepsza stala f, czy zmienna, w takiem ukladzie.
Oczywiscie taka petla potrafi sie wzbudzic, wiec trzeba stosownej
kompensacji.
b) takie, gdzie mamy prosty komparator, i gdy napiecie na wyjsciu
spadnie, to generujemy jeden impuls, lub kilka, czy co tam sobie
wymyslimy, czekajac az wrosnie.
Tu nie ma ryzyka wzbudzenia ... ale tez mozna by rzec ze uklad jest
stale w oscylacji :-)
I jeszcze na cos takiego trafilem w opisie TPS61086:
At light load, the device can operate in Power Save Mode with
pulse-frequency-modulation (PFM) to improve the efficiency while
keeping a low output voltage ripple. For very noise sensitive
applications, the device can be forced to PWM Mode operation over the
entire load range by pulling the MODE pin high.
To jest niby step-up, ale zasada wydaje sie ogolna.
J.
Następne wpisy z tego wątku
- 25.06.14 12:26 J.F.
- 25.06.14 12:30 RoMan Mandziejewicz
- 25.06.14 13:12 RoMan Mandziejewicz
- 25.06.14 14:13 J.F.
- 25.06.14 15:30 RoMan Mandziejewicz
- 26.06.14 13:37 Piotr Wyderski
- 26.06.14 14:02 Piotr Wyderski
- 26.06.14 14:52 Piotr Gałka
- 26.06.14 15:25 bartekltg
- 26.06.14 15:43 RoMan Mandziejewicz
- 26.06.14 16:01 Piotr Wyderski
- 26.06.14 16:28 Piotr Wyderski
- 26.06.14 17:14 Piotr Gałka
- 26.06.14 19:29 Piotr Wyderski
- 26.06.14 19:59 Piotr Gałka
Najnowsze wątki z tej grupy
- Aliexpress zaczął oszukiwać na bezczelnego.
- OpenPnP
- taka skrzynka do kablowki
- e-paper
- 60 mA dużo czy spoko?
- Dziwne zachowanie magistrali adresowej w 8085
- Współczesne mierniki zniekształceń nieliniowych THD audio, produkują jakieś?
- Jaki silikon lub może klej?
- Smar do video
- Litowe baterie AA Li/FeS2 a alkaliczne
- "ogrodowa linia napowietrzna"
- jaki zasilacz laboratoryjny
- jaki zasilacz laboratoryjny
- Puszka w ziemię
- T-1000 was here
Najnowsze wątki
- 2025-02-23 Ciekawy wyrok Sadu Najwyzszego USA
- 2025-02-22 spalinki
- 2025-02-22 Warszawa => Presales Engineer IT <=
- 2025-02-22 Warszawa => Kierownik ds. kluczowych Klientów <=
- 2025-02-22 Spalinki:)
- 2025-02-23 Useme
- 2025-02-22 Drogie mieszkania, drogie kredyty i ogromne zyski banków. Czy rząd ma rozwiązanie?
- 2025-02-21 Warszawa => Key Account Manager IT <=
- 2025-02-21 Warszawa => Data Engineer (Tech Lead) <=
- 2025-02-21 Aliexpress zaczął oszukiwać na bezczelnego.
- 2025-02-21 Warszawa => System Architect (Java background) <=
- 2025-02-21 Kula w łeb
- 2025-02-21 Warszawa => System Architect (background deweloperski w Java) <=
- 2025-02-21 Warszawa => Solution Architect (Java background) <=
- 2025-02-21 Lublin => JavaScript / Node / Fullstack Developer <=