-
Path: news-archive.icm.edu.pl!news.icm.edu.pl!newsfeed.pionier.net.pl!feeder.erje.net
!1.eu.feeder.erje.net!border1.nntp.ams1.giganews.com!nntp.giganews.com!newsfeed
.neostrada.pl!unt-exc-02.news.neostrada.pl!unt-spo-a-02.news.neostrada.pl!news.
neostrada.pl.POSTED!not-for-mail
Subject: Re: Jak działa FPGA?
Newsgroups: pl.misc.elektronika
References: <n68f5k$qp2$1@node2.news.atman.pl>
<56883d6b$0$22829$65785112@news.neostrada.pl>
<n69gvh$tcm$1@node2.news.atman.pl>
From: Grzegorz Kurczyk <g...@c...usun.slupsk.pl>
Date: Sat, 2 Jan 2016 23:03:33 +0100
User-Agent: Mozilla/5.0 (X11; Linux x86_64; rv:38.0) Gecko/20100101
Thunderbird/38.4.0
MIME-Version: 1.0
In-Reply-To: <n69gvh$tcm$1@node2.news.atman.pl>
Content-Type: text/plain; charset=utf-8; format=flowed
Content-Transfer-Encoding: 8bit
Lines: 40
Message-ID: <56884936$0$699$65785112@news.neostrada.pl>
Organization: Telekomunikacja Polska
NNTP-Posting-Host: 037008229239.slupsk.vectranet.pl
X-Trace: 1451772214 unt-rea-a-01.news.neostrada.pl 699 37.8.229.239:40216
X-Complaints-To: a...@n...neostrada.pl
Xref: news-archive.icm.edu.pl pl.misc.elektronika:691322
[ ukryj nagłówki ]W dniu 02.01.2016 o 22:55, Ignacy pisze:
> W dniu 02.01.2016 o 22:13, Grzegorz Kurczyk pisze:
>> Nie wiem jak w innych, ale np w Xilinx-ie (Spartan 3) LUT to jest w
>> sumie szesnastobitowa pamięć RAM w organizacji 16x1. Te cztery wejścia
>> LUT to szyna adresowa tej pamięci. Czyli nie jest to "programowanie typu
>> bramki" tylko wpisując wartości do tej pamięci w trakcie programowania
>> FPGA taki LUT może realizować dowolną funkcję czterech zmiennych
>> logicznych.
>
> Próbuję zrozumieć elektronikę od strony tranzystorów. Gdyby tablice LUT
> miały tylko dwa wejścia i były czymś w rodzaju bramek, narzut elementów
> obsługujących tę jedną bramkę byłby jeszcze większy.
> Teraz w LUT oprócz innych elementów jest 16 komórek pamięci. Są robione
> w technologii CMOS? Czy komórka pamięci to tranzystor, może więcej +
> kondensator? Organizacja pamięci to 16x1, czyli zamiast wpisać coś do
> pamięci od razu, wpisujemy po bicie - na czterech wejściach adres i na
> jeszcze dodatkowym wartość bitu? Każdy LUT musi mieć swój adres przy
> programowaniu całej kostki, jest jeszcze hierarchia - slice,CLB.
> czy te 4 wejścia działają w dwóch trybach? gdy programuje się je to jest
> to szyna adresowa, a gdy wykonuje operacje, to jest wykonywana na nich
> funkcja? teraz przyszło mi do głowy, że wykonanie funkcji to odczytanie
> n-tego bitu z szesnastu. Czyli w tym tkwi tajemnica.
> Komórka musi być połączona z 8 sąsiadami, więc też trzeba by
> zaprogramować z kim się łączy, bo nawet gdybyśmy mieli same branki NAND,
> to obwód zależałby od ich połączeń.
> Skoro to są tablice 16-bitowe LUT zamiast bramek, to jak przetłumaczyć
> sieć bramek na takie tablice? Sumator 1-bitowy połowiczny to XOR i AND,
> a pełny to 5 różnych bramek, nie mówiąc o bardziej skomplikowanych
> układach. Teraz zamiast bramek są tablice LUT.
>
>
Jeśli znasz rodzinę TTL, to mogę wyjaśnić budowę takiego LUT-a
rozpisując go na TTL-e :-)
Da się to zrobić z dwóch 74164 i jednego 74150 ;-)
--
Pozdrawiam
Grzegorz
Następne wpisy z tego wątku
- 03.01.16 00:04 Ignacy
- 03.01.16 01:30 Grzegorz Kurczyk
- 03.01.16 07:33 Ignacy
- 03.01.16 07:51 Ignacy
- 04.01.16 00:24 k...@g...com
- 04.01.16 14:54 Ignacy
- 04.01.16 15:22 Adam Górski
- 04.01.16 15:51 J.F.
- 04.01.16 17:03 J.F.
- 04.01.16 21:21 Ignacy
Najnowsze wątki z tej grupy
- Rapsberry Pi i synchronizacja plików
- RCD 300 mA
- rpi i moduł przekaźników
- Falownik do pompy CO
- Lampa ogrodowa rozłączała różnicówkę
- Inteligentne oświetlenie schodów
- Pytanie do Użytkownika
- Emanuel kiedyś szukał gotowca do chłodzenia leków
- Sprzęty z Lidl-a
- idzie nowe
- Wybuchające pagery
- Jak shakować windę
- Sterowanie bezprzewodowe do wbudowania
- NC vs NO
- Jak dzięki mojemu pomysłowi amerykańce z Google przyspieszyli TV
Najnowsze wątki
- 2024-10-03 Warszawa => Mid IT Recruiter <=
- 2024-10-03 Olsztyn => Sales Specialist <=
- 2024-10-03 Leszczyna nie zna prawa?
- 2024-10-03 Warszawa => OpenText ECM Specialist <=
- 2024-10-03 Blokowanie informacji - test
- 2024-10-02 Warszawa => Fullstack Developer <=
- 2024-10-02 Katowice => QA Engineer <=
- 2024-10-02 Gdynia => Data Scientist <=
- 2024-10-02 Warszawa => Sales Development Representative (in German) <=
- 2024-10-02 Warszawa => SAP HANA Developer (Middle) <=
- 2024-10-02 Warszawa => SAP S/4HANA FI/CO Senior Consultant <=
- 2024-10-02 Warszawa => Senior SAP HANA Developers <=
- 2024-10-02 Warszawa => Senior PHP Laravel Developer (e-commerce) <=
- 2024-10-02 Warszawa => Programista Full Stack (.Net Core) <=
- 2024-10-02 Warszawa => Software .Net Developer <=