eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.misc.elektronikaFPGA VHDL Verilog CPLDRe: FPGA VHDL Verilog CPLD
  • Path: news-archive.icm.edu.pl!newsfeed.gazeta.pl!news.onet.pl!not-for-mail
    From: Jerry1111 <j...@w...pl.pl.wp>
    Newsgroups: pl.misc.elektronika
    Subject: Re: FPGA VHDL Verilog CPLD
    Date: Wed, 22 Jul 2009 21:24:16 +0100
    Organization: http://onet.pl
    Lines: 48
    Message-ID: <h47shi$5bm$1@news.onet.pl>
    References: <M...@n...onet.pl> <h...@p...onet.pl>
    <M...@n...onet.pl> <h...@p...onet.pl>
    NNTP-Posting-Host: 94-195-52-21.zone9.bethere.co.uk
    Mime-Version: 1.0
    Content-Type: text/plain; charset=ISO-8859-2; format=flowed
    Content-Transfer-Encoding: 8bit
    X-Trace: news.onet.pl 1248294258 5494 94.195.52.21 (22 Jul 2009 20:24:18 GMT)
    X-Complaints-To: n...@o...pl
    NNTP-Posting-Date: Wed, 22 Jul 2009 20:24:18 +0000 (UTC)
    User-Agent: Thunderbird 2.0.0.22 (Windows/20090605)
    In-Reply-To: <h...@p...onet.pl>
    X-Antivirus: avast! (VPS 090722-0, 22/07/2009), Outbound message
    X-Antivirus-Status: Clean
    Xref: news-archive.icm.edu.pl pl.misc.elektronika:567694
    [ ukryj nagłówki ]

    Pszemol wrote:
    >> Właśnie Xilinx ma Spartana 3AN FPGA z Flashem, tylko chyba to się tam
    >> odbywa tak, że jest SRAM normalny z konfiguracją i po prostu ten Flash
    >> jest zabudowany w tej samej kostce.
    >
    > Niech zgadnę - taka hybryda będzie cholernie droga, bo FPGA robi
    > się innymi technologiami niż flash, a więc będziesz pewnie miał dwa
    > kryształy w jednej obudowie...

    Z drugiej strony EPCS4 tez do najtanszych nie nalezy.

    >> Z tymi przerwaniami to faktycznie dłuuuugo.
    >> Ale wyobrażam sobie to tak, że mam jądro i resztę w miarę konfigurowalną
    >> w jakiejś tam przestrzeni adresowej to znaczy jak potrzebuję 20
    >> liczników i 30 PWMow to sobie to w granicach zasobów mogę zrobić. A jak
    >> nie używam Watchdoga to go wycinam z korzeniami, a nie tylko wyłączam
    >> jak w zwykłym procku.
    >
    > Dobrze sobie wyobrażasz... Dodatkowo nie masz takich ograniczeń
    > jak jest w typowych prockach że masz np. 2 uarty, SPI, 3 timery i...
    > I kiszka. Jak potrzebujesz 4 uarty to szukasz innego proca albo
    > rzeźbisz bitowo softwareowego uarta... W Niosie jak potrzebujesz
    > 12 uartów pracujących równolegle to sobie tak go konfigurujesz...
    > Jak potrzebujesz 10 timerów i 4 kanały DMA to sobie tak robisz i już masz.

    U mnie gdzies co trzecie urzadzenie konczy z Niosem wlasnie ze wzgledu
    na swobode wyboru wszystkich (nieraz cudacznych i pisanych w firmie)
    peryferiow. Duzo prosciej.

    >> Ale tak jak pisałem, zacznę od jakiś liczników czy rejestrów przesównych
    >> a potem będę szalał z czym innym. Widzę, że biegły jesteś w tematyce, to
    >> pozwolę sobie Ciebie zapamiętać i w razie czego kiedyś podpytać ;)
    >
    > Biegły jak biegły - używałem 3 kostek FPGA Altery i 2 CPLD... to niewiele
    > ale jakieś tam minimalne doświadczenie już mam...
    >
    > Acha, i weź pod uwagę że Altera oferuje w software Quartusa całkiem
    > niezły edytor schematów, więc praktycznie w ogóle nie musisz pisać
    > niczego w VHDL czy Verilogu - po prostu rysujesz sobie brameczki
    > flip-flopy i jeśli tylko rozumiesz co się dzieje z tymi obrazkami potem
    > to możesz jechać na tym do końca nie pisząc ani jednej linii VHDLa.

    Ekhm... to zrob se state-machine na bramkach tak, zeby to jeszcze
    zrozumiec. Pewnych rzeczy nie warto rysowac jako schemat.


    --
    Jerry1111

Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: