eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.misc.elektronikaFPGA VHDL Verilog CPLDRe: FPGA VHDL Verilog CPLD
  • Path: news-archive.icm.edu.pl!news.rmf.pl!agh.edu.pl!news.agh.edu.pl!news.onet.pl!not
    -for-mail
    From: "Pszemol" <P...@P...com>
    Newsgroups: pl.misc.elektronika
    Subject: Re: FPGA VHDL Verilog CPLD
    Date: Mon, 20 Jul 2009 23:29:04 -0500
    Organization: http://onet.pl
    Lines: 31
    Message-ID: <h...@p...onet.pl>
    References: <M...@n...onet.pl>
    Reply-To: "Pszemol" <P...@B...com>
    NNTP-Posting-Host: gw.petrovend.com
    Mime-Version: 1.0
    Content-Type: text/plain; format=flowed; charset="iso-8859-2"; reply-type=original
    Content-Transfer-Encoding: 8bit
    X-Trace: news.onet.pl 1248150725 31725 204.248.56.195 (21 Jul 2009 04:32:05 GMT)
    X-Complaints-To: n...@o...pl
    NNTP-Posting-Date: Tue, 21 Jul 2009 04:32:05 +0000 (UTC)
    X-Posting-Agent: Hamster/1.3.13.0
    In-Reply-To: <M...@n...onet.pl>
    X-Priority: 3
    X-MSMail-Priority: Normal
    Importance: Normal
    X-Newsreader: Microsoft Windows Live Mail 14.0.8064.206
    X-MimeOLE: Produced By Microsoft MimeOLE V14.0.8064.206
    Xref: news-archive.icm.edu.pl pl.misc.elektronika:567632
    [ ukryj nagłówki ]

    "glatocha" <g...@g...com> wrote in message
    news:MPG.24c72680dc31b2b698969c@news.onet.pl...
    > Czy Altera i Lattice też mają wersję z Flashem? Na stronach się nie
    > dokopałem.

    Chodzi Ci o programowanie po włączeniu zasilania?

    FPGA (np. Cyclone, Stratix) mają SRAM do zapisu danych konfiguracyjnych.
    Wymagają zewnętrznego układu pamięci (zwykle serial flash ale niektóre
    pracują też z paralel CFI).

    CPLD (układy MAX) mają FLASH, więc nie wymagają do pracy zewnętrznych
    układów - są gotowe POWER ON.

    Nios II zajmuje dużo zasobów FPGA więc opłaca się tylko w dużych kostkach.
    W małych ledwie zmieści się wersja economy i poza procem niewiele zrobisz.

    Ale za to możesz robić w dużych FPGA cuda z łączeniem kilku rdzeni Nios II
    pracujących nad zadaniem równolegle i jak wykorzystasz wewnętrzną
    pamięć SRAM do pracy programu to uzyskasz dużą wydajność...
    Możesz mieć osobne magistrale pamięci SRAM, Flash - bez wąskich gardeł.
    Wygrywasz dużo wykorzystując wewnętrzne połączenia w FPGA prowadząc
    takie liczne magistrale w porównaniu do typowych procków które ograniczone
    są z natury rzeczy samej ilości pinów które podrażają koszty obudowy.
    Nie jest to jednak typowy procesor jaki znasz - w podstawowej wersji bardzo
    dużo wydajności tracisz np. na bardzo liczne cykle przyjęcia przerwania.
    Warto dokładnie przeczytać manual i wczytać się dobrze w szczegóły aby
    Cię potem nie zaskoczył Cię czas odpowiedzi na przerwanie rzędu 485
    cykli zegarowych czy powrotu z przerwania zajmujący ponad 220 :-)
    ( http://www.altera.com/literature/hb/nios2/n2sw_nii52
    006.pdf strona 8)

Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: