eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.misc.elektronikapodstawy Verilog ktoś podpowie co jest żle?Re: podstawy Verilog ktoc59b podpowie co jest c5bcle3f
  • Path: news-archive.icm.edu.pl!news.icm.edu.pl!newsfeed.pionier.net.pl!feeder.erje.net
    !1.eu.feeder.erje.net!feeder2.ecngs.de!ecngs!feeder.ecngs.de!81.171.118.61.MISM
    ATCH!peer01.fr7!news.highwinds-media.com!newsfeed.neostrada.pl!unt-exc-02.news.
    neostrada.pl!unt-spo-a-02.news.neostrada.pl!news.neostrada.pl.POSTED!not-for-ma
    il
    From: "J.F." <j...@p...onet.pl>
    Newsgroups: pl.misc.elektronika
    References: <mudmj8$a1e$1@usenet.news.interia.pl> <mudo4m$2lt$1@dont-email.me>
    <mudpdb$g4r$1@usenet.news.interia.pl>
    In-Reply-To: <mudpdb$g4r$1@usenet.news.interia.pl>
    Subject: Re: podstawy Verilog ktoc59b podpowie co jest c5bcle3f
    Date: Tue, 29 Sep 2015 13:12:33 +0200
    MIME-Version: 1.0
    Content-Type: text/plain; format=flowed; charset="utf-8"; reply-type=original
    Content-Transfer-Encoding: 8bit
    X-Priority: 3
    X-MSMail-Priority: Normal
    Importance: Normal
    X-Newsreader: Microsoft Windows Live Mail 16.4.3528.331
    X-MimeOLE: Produced By Microsoft MimeOLE V16.4.3528.331
    Lines: 52
    Message-ID: <560a7224$0$27524$65785112@news.neostrada.pl>
    Organization: Telekomunikacja Polska
    NNTP-Posting-Host: 83.30.162.30
    X-Trace: 1443525156 unt-rea-a-02.news.neostrada.pl 27524 83.30.162.30:58594
    X-Complaints-To: a...@n...neostrada.pl
    X-Received-Bytes: 3047
    X-Received-Body-CRC: 1675083706
    Xref: news-archive.icm.edu.pl pl.misc.elektronika:686642
    [ ukryj nagłówki ]

    Użytkownik "ToTylkoJa" napisał w wiadomości grup
    dyskusyjnych:mudpdb$g4r$...@u...news.interia.pl...
    Adam Gc3b3rski wrote:
    >> A teraz zastanów się co jest wejściem zegarowym a co sygnałem
    >> mówiącym o
    >> kierunku zliczania. A może są dwa wejścia zegarowe ?
    >> A może nie ma przerzutników z dwoma sygnałami zegarowymi w Twoim
    >> sprzęcie?
    >> Typowy problem początkujących. Pamiętaj zawsze na końcu występują
    >> bramki
    >> i przerzutniki ( fpga ) , koniec i kropka.
    >> Pisząc w verilogu czy VHDL trzeba o tym pamiętać.

    >> Poniżej tak jak to powinno wyglądać :
    >> always @( jakiś_zegar) [...]

    >Dziękuję za zainteresowanie ale to chyba nie jest odpowiedz na mój
    >problem.

    Poniekad wlasnie jest. Tak wlasnie nalezy to w FPGA zrobic.

    >Przykładów z jednym wejściem zegara i wejściami wybierającymi
    >kierunek
    >zliczania uruchomiłem kilka. Ale teraz zechciałem emulować licznik
    >74193.
    >A on ma DWA wejścia zegarowe. Bardzo możliwe że nie są one podawane
    >wprost
    >na jego przerzutniki.

    Jak spojrzysz na jego karte katalogowa, to w srodku jest stosowna
    bramka, ktora sumuje oba zegary.
    http://www.datasheetbank.com/74LS193-Datasheet-PDF-T
    I
    Co nie znaczy, ze musisz to robic dokladnie tak samo.

    >To że przerzutniki "D" ma tylko jeden zegar doskonale
    >rozumiem. Mnie interesuje jak w Verilogu opisać układ który ma dwa
    >wejścia
    >i w zależności od tego na które wejście podamy impuls układ zliczy 'w
    >górę'
    >bądź 'w dół'. Chyba można coś takiego zrobić ponieważ wymieniany już
    >wcześniej licznik 74193 istnieje w rzeczywistości i działa, o czym
    >przekonałem się osobiście.

    Ale co z tego ze opiszesz, skoro potem trzeba to jeszcze zrealizowac ?
    FPGA promuje rozwiazania, gdzie przerzutniki maja jeden wspolny zegar.

    Prawie taka sama funkcjonalnosc mozesz np uzyskac stosujac np dwa
    osobne liczniki i wyliczajac roznice obu.
    Ale to nadal osobne zegary.

    J.

Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: