eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.misc.elektronikaispLEVER - VHDL pin assignmentRe: ispLEVER - VHDL pin assignment
  • Data: 2018-04-05 23:34:43
    Temat: Re: ispLEVER - VHDL pin assignment
    Od: s...@g...com szukaj wiadomości tego autora
    [ pokaż wszystkie nagłówki ]

    W dniu niedziela, 25 marca 2018 22:24:47 UTC+2 użytkownik silverdr napisał:
    > Witajcie, zna się ktoś może na VHDLu, w kontekście atrybutów? Mam taki problem:
    Lattice podaje sposób na przypisanie nóżek do sygnałów
    >
    > http://www.latticesemi.com/en/Support/AnswerDatabase
    /1/8/4/1844
    >
    > z przykładem:
    >
    > attribute LOC : string;
    > attribute LOC of out0: signal is "PA3";
    >
    > Problem polega na tym, że to owszem działa, ale dla sygnałów zdefiniowanych jako
    np. 'std_logic'. Kiedy natomiast próbuję użyć tej konstrukcji do przypisania nóżki do
    sygnału zdefiniowanego jako 'std_logic_vector':
    >
    > attribute LOC of A(1): signal is "P3";
    >
    > to ispLEVER się buntuje i mówi
    >
    > "design.vhd":19:20:19:20|Expecting : before class of object(s)"
    >
    > Teoretycznie można to obejść rezygnując z wektorów i definiując każdą linię szyny
    adresowej oddzielnie ale to wydaje się być strasznie kulawe. Wie ktoś może jak
    przypisać nóżki do takich sygnałów?

    Nigdy nie tykałem Lattice'a, ale podejrzewam, że problem jest semantyczny. Być może
    zamiast A(x) należy użyć A[X]. Jest to co prawda zgadywanie z mojej strony. Problem
    jest duperelny, więc napisz pytanie do Lattice'a. Chętnie przeczytam co odpiszą.

Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: