-
X-Received: by 2002:a37:e4e:: with SMTP id 75mr18137277qko.448.1607368887357; Mon, 07
Dec 2020 11:21:27 -0800 (PST)
X-Received: by 2002:a37:e4e:: with SMTP id 75mr18137277qko.448.1607368887357; Mon, 07
Dec 2020 11:21:27 -0800 (PST)
Path: news-archive.icm.edu.pl!news.icm.edu.pl!newsfeed.pionier.net.pl!3.eu.feeder.erj
e.net!feeder.erje.net!proxad.net!feeder1-2.proxad.net!209.85.160.216.MISMATCH!n
ews-out.google.com!nntp.google.com!postnews.google.com!google-groups.googlegrou
ps.com!not-for-mail
Newsgroups: pl.misc.elektronika
Date: Mon, 7 Dec 2020 11:21:27 -0800 (PST)
In-Reply-To: <5fce6e19$0$518$65785112@news.neostrada.pl>
Complaints-To: g...@g...com
Injection-Info: google-groups.googlegroups.com; posting-host=185.234.91.222;
posting-account=67yd9woAAAAHUu8VHyA7Js47M98NE3m3
NNTP-Posting-Host: 185.234.91.222
References: <5fcaa34b$0$523$65785112@news.neostrada.pl>
<c...@g...com>
<5fcbe3c2$0$537$65785112@news.neostrada.pl>
<b...@g...com>
<5fce6e19$0$518$65785112@news.neostrada.pl>
User-Agent: G2/1.0
MIME-Version: 1.0
Message-ID: <5...@g...com>
Subject: Re: VHDL - konwersja bin2bcd
From: Stachu Chebel <s...@g...com>
Injection-Date: Mon, 07 Dec 2020 19:21:27 +0000
Content-Type: text/plain; charset="UTF-8"
Content-Transfer-Encoding: quoted-printable
Xref: news-archive.icm.edu.pl pl.misc.elektronika:759916
[ ukryj nagłówki ]poniedziałek, 7 grudnia 2020 o 19:02:03 UTC+1 Atlantis napisał(a):
> Może w takim razie Xilinx produkował jakieś prostsze FPGA, które byłyby
> względnie kompatybilne pinowo ze swoimi starszymi układami CPLD?
> Konkretnie mam na myśli rodzinę CoolRunner w 100 pinowej wersji obudowy.
> Zdaję sobie sprawę z tego, że nie wszystko może pasować (bo chociażby
> pamięć trzeba podpiąć) ale gdyby piny zasilania, masy, Clk, Rst i JTAG
> były w tych samych miejscach, to znacznie prościej byłoby
> przeprojektować płytkę. :)
FPGA i CPLD to dwie różne filozofie. Na żadną kompatybilność pinową nie ma
co liczyć. Tylko przeprojektowanie PCB wchodzi w rachubę.
A co do podpinania pamięci, to zależy ile jej potrzebujesz. Wszystkie obecnie
produkowane FPGA mają na pokładzie pamięć BRAM, którą możesz konfigurować
w dowolne bloki. Popatrz sobie w dataszity i oceń sam co się lepiej opłaca.
Pamięć zewnętrzna lub wewnętrzna w FPGA. Wybór należy do Ciebie.
Następne wpisy z tego wątku
- 07.12.20 20:59 J.F.
- 08.12.20 14:22 Adam Górski
- 08.12.20 16:31 Atlantis
- 08.12.20 17:47 Adam Górski
- 08.12.20 18:30 J.F.
- 08.12.20 20:08 Atlantis
- 05.01.21 15:40 MiSter
Najnowsze wątki z tej grupy
- Współczesne mierniki zniekształceń nieliniowych THD audio, produkują jakieś?
- Jaki silikon lub może klej?
- Smar do video
- Litowe baterie AA Li/FeS2 a alkaliczne
- "ogrodowa linia napowietrzna"
- jaki zasilacz laboratoryjny
- jaki zasilacz laboratoryjny
- Puszka w ziemię
- T-1000 was here
- Ściąganie hasła frezem
- Koszyk okrągły, walec 3x AA, na duże paluszki R6
- Brak bolca ochronnego ładowarki oznacza pożar
- AMS spalony szybkim zasilaczem USB
- stalowe bezpieczniki
- Wyświtlacz ramki cyfrowej
Najnowsze wątki
- 2025-02-10 Spalił się spaliniak
- 2025-02-10 zarowka wifi - z sensowna apka lub lepiej albo lokalnie lub przez web. I zeby harmonogram miala
- 2025-02-10 Chrzanów => Programista NodeJS <=
- 2025-02-10 Kraków => DevOps Engineer (Junior or Regular level) <=
- 2025-02-10 Dlaczego takie preferencje banków?
- 2025-02-10 Białystok => iOS Developer (Swift) <=
- 2025-02-10 Mińsk Mazowiecki => Team Lead / Tribe Lead FrontEnd <=
- 2025-02-10 Białystok => System Architect (Java background) <=
- 2025-02-10 Współczesne mierniki zniekształceń nieliniowych THD audio, produkują jakieś?
- 2025-02-10 Szczecin => Senior Field Sales (system ERP) <=
- 2025-02-10 Gliwice => Business Development Manager - Dział Sieci i Bezpieczeńst
- 2025-02-10 Chrzanów => Specjalista ds. public relations <=
- 2025-02-10 Chrzanów => NodeJS Developer <=
- 2025-02-10 Warszawa => JavaScript / Node / Fullstack Developer <=
- 2025-02-10 Gliwice => Ekspert IT (obszar systemów sieciowych) <=