-
Path: news-archive.icm.edu.pl!agh.edu.pl!news.agh.edu.pl!newsfeed2.atman.pl!newsfeed.
atman.pl!news.nask.pl!news.nask.org.pl!newsfeed.pionier.net.pl!pwr.wroc.pl!news
.wcss.wroc.pl!not-for-mail
From: a...@m...uni.wroc.pl
Newsgroups: pl.misc.elektronika
Subject: Re: STM32F4, problem z PLL (asm)
Date: Fri, 23 Dec 2016 18:11:17 +0000 (UTC)
Organization: Politechnika Wroclawska
Lines: 38
Message-ID: <o3jpc5$oot$1@z-news.wcss.wroc.pl>
References: <s...@k...net> <o3jl4i$mju$1@z-news.wcss.wroc.pl>
<s...@k...net>
NNTP-Posting-Host: hera.math.uni.wroc.pl
X-Trace: z-news.wcss.wroc.pl 1482516677 25373 156.17.86.1 (23 Dec 2016 18:11:17 GMT)
X-Complaints-To: a...@n...pwr.wroc.pl
NNTP-Posting-Date: Fri, 23 Dec 2016 18:11:17 +0000 (UTC)
Cancel-Lock: sha1:xsXmoaf7IYy8Vl+qYU3VDxKESHg=
User-Agent: tin/2.2.1-20140504 ("Tober an Righ") (UNIX) (Linux/4.6.4 (x86_64))
Xref: news-archive.icm.edu.pl pl.misc.elektronika:709995
[ ukryj nagłówki ]Marcin Kulas <h...@k...net> wrote:
> a...@m...uni.wroc.pl wrote:
> > Z datasheeta o PLL_N:
> >
> >: Caution: The software has to set these bits correctly to ensure that
> >: the VCO output frequency is between 192 and 432 MHz.
>
> U mnie VCO output powinien mie? 336MHz.
>
> >> http://hit.kropka.net/adhoc/ST32F4_halp/PLL_4_168_2_
7.png
> > To by odpowiadalo VCO 185.6 -- pewnie mniej nie potrafi.
>
> Pytanie, dlaczego nie wskakuje na w?a?ciwe tory?
> Nawet zalecaj? przy PLL_M:
>
> Caution: The software has to set these bits correctly to ensure that the
> VCO input frequency ranges from 1 to 2 MHz. It is recommended to select
> a frequency of 2 MHz to limit PLL jitter.
Faktycznie, te ustawienia wygladaja OK.
> >> Co dziwniejsze, je?li ustawi? PLL_M=8 i PLL_N=336, na wyj?ciu
> >> powinienem mie? tak? sam? cz?stotliwo??, a nie mam:
> >> http://hit.kropka.net/adhoc/ST32F4_halp/PLL_8_336_2_
7.png
> > To jest normalne ustawienie jak chcesz 168 MHz.
>
> Ale u mnie nie daje oczekiwanego rezultatu. Co skopa?em?
Sprawdzales czy w rejestrze RCC_PLLCFGR jest to co do niego
wpisales? No i jak wpisujesz: ja uzywam procedure biblioteczna
ktora wpisuje dane do RCC_PLLCFGR w jednym kawalku.
PS: U mnie na F1 Discovery (STM32F407VGT6) w RCC_PLLCFGR jest
0x07405408.
--
Waldek Hebisch
Następne wpisy z tego wątku
- 23.12.16 21:20 Marcin Kulas
- 23.12.16 22:27 w systemie siła 'PO/EU
- 24.12.16 13:41 w systemie siła 'PO/EU
- 27.12.16 09:27 J.F.
- 27.12.16 11:27 Marcin Kulas
Najnowsze wątki z tej grupy
- Współczesny falomierz
- Zasilacz 7V na szynę DIN
- Waga z legalizacją
- Wietnam wykłada 500M$ i chce zbudować fabrykę za 50G$
- Pendrive zdycha, czy coś jeszcze innego? Problem z plikami.
- Odkurzacz Smapp Dynamic - dawny Zelmer
- Nagra IV i zewnętrzny pilot
- Fejk muzyczny czy nie fejk
- Raspberry Pi 3 Model B+
- Kuchenka elektryczna
- test
- Cewka elektrozaworu
- zapytanie o chip r5f21275nfp
- nie naprawiam więcej telewizorów
- Zrobił TV OLED z TV LCD
Najnowsze wątki
- 2025-03-29 Warszawa => Specjalista rekrutacji IT <=
- 2025-03-28 A gdyby to był elektryk?
- 2025-03-28 Współczesny falomierz
- 2025-03-28 Rzeszów => WEBCON Developer <=
- 2025-03-28 Szczecin => Specjalista ds. public relations <=
- 2025-03-28 Warszawa => Staż w dziale Sprzedaży B2B <=
- 2025-03-28 Warszawa => MENA New Business Manager <=
- 2025-03-28 Środa Wielkopolska => SAP FI/CO Internal Consultant <=
- 2025-03-28 Białystok => Generative AI Engineer <=
- 2025-03-28 China-Kraków => Key Account Manager IT <=
- 2025-03-28 Warszawa => SQL Developer <=
- 2025-03-28 Gliwice => Ekspert IT (obszar systemów sieciowych) <=
- 2025-03-28 Gliwice => IT Expert (Network Systems area) <=
- 2025-03-28 Warszawa => International Freight Forwarder <=
- 2025-03-28 Ostrów Wielkopolski => Konsultant Wdrożeniowy Comarch XL/Optima (Ksi