-
Data: 2011-05-03 13:48:14
Temat: Re: STM32F103 - podłączenie pamięci SRAM i zagadka...
Od: Konop <k...@g...pl> szukaj wiadomości tego autora
[ pokaż wszystkie nagłówki ]W dniu 2011.05.03 13:12, Marcin Wasilewski pisze:
> Użytkownik "Konop" <k...@g...pl> napisał w wiadomości
> news:ipm1f3$jvg$1@inews.gazeta.pl...
>> W dniu 2011.05.02 00:21, mk pisze:
>
>>> Reszta standardowo.
>> Hmmm... A do czego go podłączyć?? Jeśli pamięć ma 8 bitów, to raczej
>> nie ma wejść w stylu "Lower Byte" i "Upper byte" :)... . Ma pewnie OE,
>> WE i CE, podłączam je odpowiednio do NOE, NWE i NEx procesora... i
>> wtedy NBL0
>
> Ale szynę danych opisaną w stylu D0-D7, czy Dx0-Dx7 to pewnie ma.
No ale szynę danych podłącza się normalnie ;)...
>> i NBL1 zostają niepodłączone... Ale w sumie, skoro pamięć ma 8 bitów i
>> kontroler pamięci o tym "wie", to w ogóle tych pinów chyba nie
>> powinien wykorzystywać... albo ja czegoś nie kumam :D...
>
> Jeśli masz pamięć 16 bitową to w jednym cyklu przekazywane jest słowo 16
> bitowe. Górna połówka jest w Upper Byte, a dolna w Lower Byte.
To rozumiem :). Ale to działa tak - jeśli jest zapisywany słowo
16-bitowe, to kontroler podaje oba sygnały... Jeśli zapisywane jest
słowo 8-bitowe, to kontroler wystawia jeden z sygnałów UB lub LB i w ten
sposób modyfikuje tylko odpowiednią część słowa w pamięci 16-bitowej...
> Jeśli
> masz pamięć 8 bitową, to magistrala danych ma 8 bitów, więc
> wykorzystujesz tylko Lower Byte.
No dokładnie, w pamięci 8-bitowej sygnał UB nie ma sensu, zaś LB
powinien być "zawsze aktywny". Chodzi mi o praktyczną realizację - czy
sygnał NBL0 procesora do czegoś podłączam, czy nie??
> Latch jest po to aby zaoszczędzić ilość linii potrzebną do obsługi
> pamięci. Każdy kontroler (mający odpowiednią ilość wolnych portów)
> obsłuży Ci pamięć SRAM, tylko czasami trzeba to robić programowo,
> podobnie jak komunikację z pamięciami typu: 24Cxx, czy PCF8563, HD44780
> (wbrew pozorom to również są pamięci).
Wiem, do czego służy latch i jak działa. Że można programowo, też
wiem... Mi chodzi o wykorzystanie hardwareowego kontrolera pamięci
(FSMC), który jest wbudowany w ten mikrokontroler ;)... Po prostu
dokumentacja jest trochę nieprecyzyjna i chcę spytać, czy ktoś czegoś
takiego kiedyś używał :).
--
Pozdrawiam
Konop
Najnowsze wątki z tej grupy
- e-paper
- 60 mA dużo czy spoko?
- Dziwne zachowanie magistrali adresowej w 8085
- Współczesne mierniki zniekształceń nieliniowych THD audio, produkują jakieś?
- Jaki silikon lub może klej?
- Smar do video
- Litowe baterie AA Li/FeS2 a alkaliczne
- "ogrodowa linia napowietrzna"
- jaki zasilacz laboratoryjny
- jaki zasilacz laboratoryjny
- Puszka w ziemię
- T-1000 was here
- Ściąganie hasła frezem
- Koszyk okrągły, walec 3x AA, na duże paluszki R6
- Brak bolca ochronnego ładowarki oznacza pożar
Najnowsze wątki
- 2025-02-19 Lista afer
- 2025-02-19 Lista afer
- 2025-02-19 Lista afer PIS
- 2025-02-19 Ogrodzenie dla krów szkockich "Highland"
- 2025-02-19 Gdańsk => System Architect (background deweloperski w Java) <=
- 2025-02-19 Gdańsk => Solution Architect (Java background) <=
- 2025-02-19 Białystok => Data Engineer (Tech Leader) <=
- 2025-02-19 Kraków => Ekspert IT (obszar systemów sieciowych) <=
- 2025-02-19 Warszawa => Architekt rozwiązań (doświadczenie w obszarze Java, AWS
- 2025-02-19 Rzeszów => International Freight Forwarder <=
- 2025-02-19 Poznań => Konsultant wdrożeniowy Comarch XL/Optima (Księgowość i
- 2025-02-19 Chrzanów => Spedytor Międzynarodowy (handel ładunkami/prowadzenie f
- 2025-02-19 Bieruń => Regionalny Kierownik Sprzedaży (OZE) <=
- 2025-02-19 Nigdy
- 2025-02-19 Katowice => Key Account Manager (ERP) <=