eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.comp.pecetJakie są plany rozwoju mobilnych procesorów Intela do Notebooków ? › Re: Jakie są plany rozwoju mobilnych procesorów Intela do Notebooków ?
  • Path: news-archive.icm.edu.pl!news.rmf.pl!agh.edu.pl!news.agh.edu.pl!news.onet.pl!new
    s.nask.pl!news.nask.org.pl!plix.pl!newsfeed1.plix.pl!nntp.aster.pl!newsread2.as
    ter.pl!newsread1.aster.pl!not-for-mail
    From: tomekr <t...@n...pl>
    Newsgroups: pl.comp.pecet
    Subject: Re: Jakie są plany rozwoju mobilnych procesorów Intela do Notebooków ?
    Date: Wed, 10 Mar 2010 22:02:24 +0100
    Organization: Aster Sp. z o.o.
    Lines: 39
    Message-ID: <hn91d1$6ik$1@newsread1.aster.pl>
    References: <hn8v6c$scb$1@inews.gazeta.pl>
    NNTP-Posting-Host: 94.75.123.152
    Mime-Version: 1.0
    Content-Type: text/plain; charset=ISO-8859-2; format=flowed
    Content-Transfer-Encoding: 8bit
    X-Trace: newsread1.aster.pl 1268254945 6740 94.75.123.152 (10 Mar 2010 21:02:25 GMT)
    X-Complaints-To: a...@a...pl
    NNTP-Posting-Date: Wed, 10 Mar 2010 21:02:25 +0000 (UTC)
    User-Agent: Thunderbird 2.0.0.23 (Windows/20090812)
    In-Reply-To: <hn8v6c$scb$1@inews.gazeta.pl>
    Xref: news-archive.icm.edu.pl pl.comp.pecet:1171374
    [ ukryj nagłówki ]

    Nowa architektura będzie w 2011 roku. "SandyBridge" ma być
    optymalizowany właśnie pod notebooki. Pod względem rdzeni to jedna z
    największych zmian od dłuższego czasu. Z ciekawszych cech:

    - Jednostki wektorowe rozszerzone ze 128 bitów do 256 bitów, instrukcje
    SSE zastąpione zupełnie nowymi AVX, zawierającymi m.in. operacje
    3-operandowe, podobnie jak dotychczas w procesorach RISC.

    - Dotychczasowy bufor na pętle (28 mikrorozkazów) zostanie zastąpiony
    pełnowartościową pamięcią Trace-Cache o pojemności aż 1500 mikrorozkazów!

    - Zlikwidowane ostatnie wąskie gardło w procesorach Intela:
    dotychczasowe Intele mają tylko 1 jednostkę ładowania i 1 zapisu, co
    zupełnie nie ma sensu bo w programach typowo jest proporcja odczytów do
    zapisów 2 do 1. Sandy Bridge będzie skonstruowany zgodnie z tą
    proporcją - będzie miał 2 jednostki odczytu i 1 zapisu.
    Jednostki mogą wykonywać 256 bitowe operacje, zamiast dotychczasowych
    128 bitowych.

    - Duża przeróbka pod względem układu wszelkich jednostek rdzenia ma
    pozwolić na uzyskanie lepszego procesora, bez zwiększania zajętej
    powierzchni krzemu i wydzielanej mocy.

    - System cache trójpoziomowy taki jak w dotychczasowych i7, ale cache
    będzie miało niższe opóźnienia:

    W Sandy Bridge opóźnienia L1 to 3 cykle, L2 - 9 cykli, L3 - 25 cykli.
    W Core i7 opóźnienia to dla L1 4 cylke, L2 - 10 cylki, L3 - od 37 do 46
    cykli, zależnie od wersji.

    Ogólnie przy tym samym zegarze, dla "normalnych" programów ma to dać
    ~20% przyśpieszenia. Dla programów które będą w stanie skorzystać z
    instrukcji AVX (np. kodery video) przyśpieszenie może przewyższyć 50%!

    Niestety w Sandy Bridge zintegrowana grafika będzie nadal z tej samej
    rodziny co teraz :-( Różnica jest taka, że będzie na tej samej płytce
    krzemu co rdzenie procesora, zamiast w osobnym układzie jak w Core i3.


Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: