eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.misc.elektronikaJak działa FPGA?Re: Jak działa FPGA?
  • Path: news-archive.icm.edu.pl!news.icm.edu.pl!newsfeed2.atman.pl!newsfeed.atman.pl!go
    blin1!goblin.stu.neva.ru!newsfeed.neostrada.pl!unt-exc-02.news.neostrada.pl!unt
    -spo-b-01.news.neostrada.pl!news.neostrada.pl.POSTED!not-for-mail
    Subject: Re: Jak działa FPGA?
    Newsgroups: pl.misc.elektronika
    References: <n68f5k$qp2$1@node2.news.atman.pl>
    <56883d6b$0$22829$65785112@news.neostrada.pl>
    <n69gvh$tcm$1@node2.news.atman.pl>
    <56884936$0$699$65785112@news.neostrada.pl>
    <n69kvt$26p$1@node2.news.atman.pl>
    <56886b89$0$22835$65785112@news.neostrada.pl>
    <n6dth0$9ag$1@node1.news.atman.pl>
    From: Adam Górski <gorskiamalpawpkropkapeel_@xx>
    Date: Mon, 4 Jan 2016 15:22:40 +0100
    User-Agent: Mozilla/5.0 (Windows NT 6.1; WOW64; rv:38.0) Gecko/20100101
    Thunderbird/38.5.0
    MIME-Version: 1.0
    In-Reply-To: <n6dth0$9ag$1@node1.news.atman.pl>
    Content-Type: text/plain; charset=utf-8; format=flowed
    Content-Transfer-Encoding: 8bit
    Lines: 36
    Message-ID: <568a8038$0$689$65785112@news.neostrada.pl>
    Organization: Telekomunikacja Polska
    NNTP-Posting-Host: 79.190.250.106
    X-Trace: 1451917368 unt-rea-a-01.news.neostrada.pl 689 79.190.250.106:6256
    X-Complaints-To: a...@n...neostrada.pl
    Xref: news-archive.icm.edu.pl pl.misc.elektronika:691436
    [ ukryj nagłówki ]

    On 2016-01-04 14:54, Ignacy wrote:
    > W dniu 03.01.2016 o 01:30, Grzegorz Kurczyk pisze:
    >> Czy taki LUT jest skomplikowany ? Pojęcie względne. W skrajnie "złym"
    >> przypadku LUT może stać się dwuwejściową bramką AND lub nawet zwykłym
    >> inwerterem!!! Jakże paskudne marnowanie zasobów :-/ Z drugiej strony
    >> taki LUT4 może zastąpić dowolny układ kombinacyjny funkcji czterech
    >> zmiennych czyli już całkiem niezłą garstkę bramek. Również może stać się
    >> rejestrem przesuwnym "zastępując" dwa scalaki 74HCT164 ;-)
    >
    > A jak to wygląda, gdy mamy mały układ na kilka slicy a reszta układu
    > jest nieużywana? Wszystkie inne LUT programowane są tak, aby były
    > przeźroczyste? choć to i tak byłoby marnowanie czasu, gdyby sygnał przez
    > nie przechodził.
    >
    >

    Zasadniczo to nie widzę sensu dalszego kopania w tym temacie bo nie ma
    to sensu bo:
    1. I tak nigdy nie dojdziesz do etapu manipulowania bitami w obrazie
    konfiguracyjnym fpga
    2. Skompilowany obraz jest już dostatecznie dobrze zoptymalizowany
    3. Jeżeli już naprawdę chcesz naprawdę tym się bawić to są od producenta
    narzędzia do ręcznego układania projektu wew fpga
    4. Bez problemu można też zobaczyć "schemat" do jakiego został
    skompilowany projekt.


    Nieużywane zasoby są wyłączone i pociągają jedynie prąd zdefiniowany w
    dokumentacji.
    Ważniejsze są natomiast zrozumienie sposobu tworzenia reguł dla projektu
    określające czasy we/wy , clk itd.

    Jeżeli te są poprawnie określone, narzędzia poprawnie podadzą ilość
    pobieranej mocy przez układ.

    Adam

Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: