eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.comp.programmingFPGA z punktu widzenia programisty › Re: FPGA z punktu widzenia programisty
  • Path: news-archive.icm.edu.pl!agh.edu.pl!news.agh.edu.pl!newsfeed2.atman.pl!newsfeed.
    atman.pl!goblin3!goblin1!goblin.stu.neva.ru!eternal-september.org!feeder.eterna
    l-september.org!mx02.eternal-september.org!.POSTED!not-for-mail
    From: "Pszemol" <P...@P...com>
    Newsgroups: pl.comp.programming
    Subject: Re: FPGA z punktu widzenia programisty
    Date: Sat, 27 Feb 2016 06:56:56 -0600
    Organization: A noiseless patient Spider
    Lines: 2
    Message-ID: <nas69c$qtm$1@dont-email.me>
    References: <3...@g...com>
    <n9ms9k$mhq$1@node2.news.atman.pl>
    <4...@g...com>
    Reply-To: "Pszemol" <P...@B...com>
    Mime-Version: 1.0
    Content-Type: text/plain; format=flowed; charset="iso-8859-2"; reply-type=original
    Content-Transfer-Encoding: 8bit
    Injection-Date: Sat, 27 Feb 2016 12:54:05 -0000 (UTC)
    Injection-Info: mx02.eternal-september.org;
    posting-host="1a6d3fa4af3609ccdbd33ac7cb86c1f1";
    logging-data="27574";
    mail-complaints-to="a...@e...org";
    posting-account="U2FsdGVkX1/ZTQXUFVdOkmoZwHDDXFml"
    X-MimeOLE: Produced By Microsoft MimeOLE V14.0.8117.416
    In-Reply-To: <4...@g...com>
    X-Newsreader: Microsoft Windows Live Mail 14.0.8117.416
    Importance: Normal
    Cancel-Lock: sha1:pfnCh6xaRBYJBAbwiEeE3XsBD6s=
    X-Priority: 3
    X-MSMail-Priority: Normal
    Xref: news-archive.icm.edu.pl pl.comp.programming:209160
    [ ukryj nagłówki ]

    "Maciej Sobczak" <s...@g...com> wrote in message
    news:40365df0-3d24-4b83-a0fd-a6540604b6b9@googlegrou
    ps.com...
    >> z uwagi na zdumiewające tempo rozwoju
    >> narzedzi do testowania w verilogu w ostatnich latach.
    >
    > Rozumiem, ale nie przeszkadza mi to. Interesuje mnie minimalizacja ilości
    > użytych narzędzi, więc to, że wokół Veriloga ich przybywa, nie jest dla
    > mnie argumentem przeciwko VHDL. :-)
    >
    > Wyobrażam to sobie tak, że podobnie jak w przypadku uC, proces wymaga
    > nominalnie dwóch narzędzi: a) translatora, który przerobi źródło w VHDLu
    > na coś, co można b) wgrać do układu. Tak to działa w przypadku popularnych
    > uC.

    Proces wymaga mnóstwo dobrych narzędzi do analizy, symulacji, testowania.
    Nie podchodz do FPGA jak do procesora wykonującego rozkazy z pamięci.
    W FPGA budujesz nowy układ elektroniczny, ze wszystkimi tego konsekwencjami.

    > Szkoda. Więc upraszczamy pytanie: czy jeśli zminimalizujemy zestaw
    > narzędzi do tych dwóch wymienionych powyżej (czyli translator + upload),
    > to zmieścimy się w open-source, czy nie da rady? To jest dość poważny
    > argument przy porównaniach z uC. I nie chodzi o samą cenę nabycia tych
    > narzędzi, tylko o metodę ich rozwoju i filozofię użycia.

    Jeśli w ogóle dokonujesz wyboru pomiędzy FPGA a uC na podstawie
    dostępności narzędzi open source to moim zdaniem zabierasz się
    do sprawy od dupy strony... Najpierw poznaj FPGA, dowiedz się co to,
    jak się to je i czym się to je, zrób jakiś prosty przykład, zasymuluj,
    przetestuj, zoptymalizuj na maksymalne MHz lub na minimalną ilość
    LE a potem się zabieraj za filozofowanie w Twojej konkretnej aplikacji
    co będzie dla Ciebie lepsze.

Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: