-
Path: news-archive.icm.edu.pl!news.rmf.pl!agh.edu.pl!news.agh.edu.pl!news.onet.pl!not
-for-mail
From: "Pszemol" <P...@P...com>
Newsgroups: pl.misc.elektronika
Subject: Re: FPGA VHDL Verilog CPLD
Date: Wed, 22 Jul 2009 17:35:08 -0500
Organization: http://onet.pl
Lines: 67
Message-ID: <h...@p...onet.pl>
References: <M...@n...onet.pl> <h...@p...onet.pl>
<M...@n...onet.pl> <h...@p...onet.pl>
<h47shi$5bm$1@news.onet.pl>
Reply-To: "Pszemol" <P...@B...com>
NNTP-Posting-Host: gw.petrovend.com
Mime-Version: 1.0
Content-Type: text/plain; format=flowed; charset="iso-8859-2"; reply-type=response
Content-Transfer-Encoding: 8bit
X-Trace: news.onet.pl 1248302274 24174 204.248.56.195 (22 Jul 2009 22:37:54 GMT)
X-Complaints-To: n...@o...pl
NNTP-Posting-Date: Wed, 22 Jul 2009 22:37:54 +0000 (UTC)
X-Posting-Agent: Hamster/1.3.13.0
In-Reply-To: <h47shi$5bm$1@news.onet.pl>
X-Priority: 3
X-MSMail-Priority: Normal
Importance: Normal
X-Newsreader: Microsoft Windows Live Mail 14.0.8064.206
X-MimeOLE: Produced By Microsoft MimeOLE V14.0.8064.206
Xref: news-archive.icm.edu.pl pl.misc.elektronika:567706
[ ukryj nagłówki ]"Jerry1111" <j...@w...pl.pl.wp> wrote in message
news:h47shi$5bm$1@news.onet.pl...
> Pszemol wrote:
>>> Właśnie Xilinx ma Spartana 3AN FPGA z Flashem, tylko chyba to się tam
>>> odbywa tak, że jest SRAM normalny z konfiguracją i po prostu ten Flash
>>> jest zabudowany w tej samej kostce.
>>
>> Niech zgadnę - taka hybryda będzie cholernie droga, bo FPGA robi
>> się innymi technologiami niż flash, a więc będziesz pewnie miał dwa
>> kryształy w jednej obudowie...
>
> Z drugiej strony EPCS4 tez do najtanszych nie nalezy.
Mi się podobają te większe Cyclony III co mają do konfiguracji
interfejs do równoległego CFI flasza... Jeszcze się nimi nie miałem
okazji bawić (w projekcie użyłem największego który jeszcze tej
opcji nie miał) ale wtedy dałoby się zrobić np. jedną kostkę CFI
która będzie działać jako pamięć programu dla Niosa+konfig FPGA.
Pamięć CFI jest dziś dużo, dużo tańsza niż EPCSy.
>>> Z tymi przerwaniami to faktycznie dłuuuugo.
>>> Ale wyobrażam sobie to tak, że mam jądro i resztę w miarę konfigurowalną
>>> w jakiejś tam przestrzeni adresowej to znaczy jak potrzebuję 20
>>> liczników i 30 PWMow to sobie to w granicach zasobów mogę zrobić. A jak
>>> nie używam Watchdoga to go wycinam z korzeniami, a nie tylko wyłączam
>>> jak w zwykłym procku.
>>
>> Dobrze sobie wyobrażasz... Dodatkowo nie masz takich ograniczeń
>> jak jest w typowych prockach że masz np. 2 uarty, SPI, 3 timery i...
>> I kiszka. Jak potrzebujesz 4 uarty to szukasz innego proca albo
>> rzeźbisz bitowo softwareowego uarta... W Niosie jak potrzebujesz
>> 12 uartów pracujących równolegle to sobie tak go konfigurujesz...
>> Jak potrzebujesz 10 timerów i 4 kanały DMA to sobie tak robisz i już
>> masz.
>
> U mnie gdzies co trzecie urzadzenie konczy z Niosem wlasnie ze wzgledu na
> swobode wyboru wszystkich (nieraz cudacznych i pisanych w firmie)
> peryferiow. Duzo prosciej.
>
>>> Ale tak jak pisałem, zacznę od jakiś liczników czy rejestrów przesównych
>>> a potem będę szalał z czym innym. Widzę, że biegły jesteś w tematyce, to
>>> pozwolę sobie Ciebie zapamiętać i w razie czego kiedyś podpytać ;)
>>
>> Biegły jak biegły - używałem 3 kostek FPGA Altery i 2 CPLD... to niewiele
>> ale jakieś tam minimalne doświadczenie już mam...
>>
>> Acha, i weź pod uwagę że Altera oferuje w software Quartusa całkiem
>> niezły edytor schematów, więc praktycznie w ogóle nie musisz pisać
>> niczego w VHDL czy Verilogu - po prostu rysujesz sobie brameczki
>> flip-flopy i jeśli tylko rozumiesz co się dzieje z tymi obrazkami potem
>> to możesz jechać na tym do końca nie pisząc ani jednej linii VHDLa.
>
> Ekhm... to zrob se state-machine na bramkach tak, zeby to jeszcze
> zrozumiec. Pewnych rzeczy nie warto rysowac jako schemat.
Piękne jest właśnie to, że jak chcesz VHDL to piszesz moduł w VHDL,
potem inny piszesz w Verilogu, bo akurat kolega takie zna język lepiej
albo masz gotowca z netu, a jeszcze inny moduł rysujesz bramkami
bo do Ciebie to lepiej przemawia, lub chcesz sensownie wydrukować
ilustrację zrozumiałą dla starszego elektronika który bramki ma
w jednym palcu u nogi ale z VHDLem czy Verilogiem się nie zetknął.
Wszystko razem do kupy się łączy i modeluje jakby było z tej samej
rodzinki - coś tak jak w software możesz kompilować C, Pascala czy
jakiś nie wiem Fortran do obj-tów i potem łączyć to wszystko linkerem.
Tylko że tu się to wszystko dzieje za sceną, wbudowane jest ładnie w system.
Nie używałem softu Xilinxa ale Quartus, te najnowsze wersje, są fajne.
Następne wpisy z tego wątku
- 23.07.09 06:47 Artur M. Piwko
- 23.07.09 06:49 Artur M. Piwko
- 23.07.09 07:17 Pszemol
- 23.07.09 18:34 Artur M. Piwko
- 23.07.09 19:47 Pszemol
- 24.07.09 20:47 Jerry1111
- 24.07.09 20:53 Jerry1111
- 26.07.09 16:42 nuclear2001
Najnowsze wątki z tej grupy
- Współczesny falomierz
- Zasilacz 7V na szynę DIN
- Waga z legalizacją
- Wietnam wykłada 500M$ i chce zbudować fabrykę za 50G$
- Pendrive zdycha, czy coś jeszcze innego? Problem z plikami.
- Odkurzacz Smapp Dynamic - dawny Zelmer
- Nagra IV i zewnętrzny pilot
- Fejk muzyczny czy nie fejk
- Raspberry Pi 3 Model B+
- Kuchenka elektryczna
- test
- Cewka elektrozaworu
- zapytanie o chip r5f21275nfp
- nie naprawiam więcej telewizorów
- Zrobił TV OLED z TV LCD
Najnowsze wątki
- 2025-03-28 A gdyby to był elektryk?
- 2025-03-28 Współczesny falomierz
- 2025-03-28 Rzeszów => WEBCON Developer <=
- 2025-03-28 Szczecin => Specjalista ds. public relations <=
- 2025-03-28 Warszawa => Staż w dziale Sprzedaży B2B <=
- 2025-03-28 Warszawa => MENA New Business Manager <=
- 2025-03-28 Środa Wielkopolska => SAP FI/CO Internal Consultant <=
- 2025-03-28 Białystok => Generative AI Engineer <=
- 2025-03-28 China-Kraków => Key Account Manager IT <=
- 2025-03-28 Warszawa => SQL Developer <=
- 2025-03-28 Gliwice => Ekspert IT (obszar systemów sieciowych) <=
- 2025-03-28 Gliwice => IT Expert (Network Systems area) <=
- 2025-03-28 Warszawa => International Freight Forwarder <=
- 2025-03-28 Ostrów Wielkopolski => Konsultant Wdrożeniowy Comarch XL/Optima (Ksi
- 2025-03-28 Częstochowa => Manager ds. produktu <=