-
1. Data: 2009-09-27 20:32:27
Temat: [AVR] TWI - bit TWSTO
Od: "roxy" <k...@o...pl>
Witam
Dla ukladu master ustawienie bitu TWSTO powodujew wygenerowanie na
magistrali sekwencji STOP.
A co dla ukladow slave?
Co ma za zadanie ustawienie tego bitu dla ukladu slave reciver.
Moze jakis przyklad?
__________ Informacja programu ESET NOD32 Antivirus, wersja bazy sygnatur wirusow
4462 (20090927) __________
Wiadomosc zostala sprawdzona przez program ESET NOD32 Antivirus.
http://www.eset.pl lub http://www.eset.com
-
2. Data: 2009-09-27 21:37:33
Temat: Re: [AVR] TWI - bit TWSTO
Od: Adam Dybkowski <a...@4...pl>
roxy pisze:
> Dla ukladu master ustawienie bitu TWSTO powodujew wygenerowanie na
> magistrali sekwencji STOP.
> A co dla ukladow slave?
A PDFa się czytało, czy nie? Pierwszy z brzegu cytat dla procka ATmega 8:
"In Slave mode, setting the TWSTO bit can be used to recover
from an error condition. This will not generate a STOP condition, but
the TWI returns to a well-defined unaddressed Slave mode and releases
the SCL and SDA lines to a high impedance state."
--
Adam Dybkowski
http://dybkowski.net/
Uwaga: przed wysłaniem do mnie maila usuń cyfry z adresu.