eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.misc.elektronikaXILINX - problem z JTAG'emXILINX - problem z JTAG'em
  • X-Received: by 10.140.23.208 with SMTP id 74mr11211qgp.23.1418165491384; Tue, 09 Dec
    2014 14:51:31 -0800 (PST)
    X-Received: by 10.140.23.208 with SMTP id 74mr11211qgp.23.1418165491384; Tue, 09 Dec
    2014 14:51:31 -0800 (PST)
    Path: news-archive.icm.edu.pl!news.icm.edu.pl!newsfeed.pionier.net.pl!feeder.erje.net
    !eu.feeder.erje.net!newsfeed.xs4all.nl!newsfeed3.news.xs4all.nl!xs4all!newspeer
    1.nac.net!border2.nntp.dca1.giganews.com!border1.nntp.dca1.giganews.com!nntp.gi
    ganews.com!h15no16425113igd.0!news-out.google.com!r1ni44qat.1!nntp.google.com!w
    8no5813449qac.0!postnews.google.com!glegroupsg2000goo.googlegroups.com!not-for-
    mail
    Newsgroups: pl.misc.elektronika
    Date: Tue, 9 Dec 2014 14:51:31 -0800 (PST)
    Complaints-To: g...@g...com
    Injection-Info: glegroupsg2000goo.googlegroups.com; posting-host=185.53.155.194;
    posting-account=67yd9woAAAAHUu8VHyA7Js47M98NE3m3
    NNTP-Posting-Host: 185.53.155.194
    User-Agent: G2/1.0
    MIME-Version: 1.0
    Message-ID: <e...@g...com>
    Subject: XILINX - problem z JTAG'em
    From: s...@g...com
    Injection-Date: Tue, 09 Dec 2014 22:51:31 +0000
    Content-Type: text/plain; charset=ISO-8859-2
    Content-Transfer-Encoding: quoted-printable
    Lines: 50
    Xref: news-archive.icm.edu.pl pl.misc.elektronika:675416
    [ ukryj nagłówki ]

    Czy ma ktoś z Was schemat XILINX USB platform cable? Jeżeli tak, to proszę o
    podzielenie się. Opisuję problem:

    1) Łańcuch typowy: [PC(USB)]=>[Xilinx JTAG programmer]=>[Pamięć
    konfiguracyjna]=>[FPGA]

    2) Impact elegancko rozpoznaje w łańcuchu pamięć konfiguracyjną i docelowe FPGA.

    3) Bez problemu mogę JTAG'iem zaprogramować FPGA "na chwilę", bądź też utworzyć plik
    *.mcs i zaprogramować PROM'a konfiguracyjnego.

    4) Po zaprogramowaniu PROM'a , FPGA przy kolejnym odpaleniu działa elegancko.
    Konfiguracja FPGA ładuje się z PROM'a bez problemów. Wszystko działa jak trza.
    A więc niby wszystko OK !!

    ================

    Niestety nie jest OK.

    1) Odpięcie JTAG'a z mojego PCB powoduje, że logika w moim FPGA zaczyna "świrować".
    Konkretnie, zaimplementowany PLL dostaje Wuja do głowy. Zacina się..

    2) Wystarczy dać mu impuls reseta przez FT2232H i na ułamek sekundy odżywa.

    3) Skoro odżywa, to znaczy że konfiguracja załadowana z PROM'a nie powaliła się.

    =================

    Robię kolejny eksperyment:

    1) Nie odpinam JTAG'a z mojej PCB. PROM konfiguracyjny jest zaprogramowany !!
    2) Odpinam jedynie zasilanie JTAG'a (przez USB), no i niestety całość zaczyna znowu
    "świrować".
    3) Ponowne podpięcie "w locie" zasilania JTAG'a powoduje, że wszystko zaczyna działać
    zgodnie z założeniami.
    4) Wniosek : konfiguracja FPGA nie wywraca się!!

    ==============

    Hmmm..?? Pull-up'y dać na sygnały Jtagowskie, czy co?? A jakie to do diabła może
    mieć znaczenie?


    Wszelakie sugestie mile widziane !!

Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: