-
Path: news-archive.icm.edu.pl!news.icm.edu.pl!news.nask.pl!news.nask.org.pl!goblin3!g
oblin1!goblin.stu.neva.ru!eternal-september.org!feeder.eternal-september.org!mx
02.eternal-september.org!.POSTED!not-for-mail
From: "Pszemol" <P...@P...com>
Newsgroups: pl.misc.elektronika
Subject: Re: SDRAM do ARM Cortex M4
Date: Mon, 28 Mar 2016 18:16:49 -0500
Organization: A noiseless patient Spider
Lines: 1
Message-ID: <ndcdqv$fel$1@dont-email.me>
References: <ndbfuj$qae$1@dont-email.me> <ndc1e2$vlh$1@dont-email.me>
<ndc6b7$i7q$1@z-news.wcss.wroc.pl>
Reply-To: "Pszemol" <P...@B...com>
Mime-Version: 1.0
Content-Type: text/plain; format=flowed; charset="iso-8859-2"; reply-type=original
Content-Transfer-Encoding: 8bit
Injection-Date: Mon, 28 Mar 2016 23:13:35 -0000 (UTC)
Injection-Info: mx02.eternal-september.org;
posting-host="1a6d3fa4af3609ccdbd33ac7cb86c1f1";
logging-data="15829";
mail-complaints-to="a...@e...org";
posting-account="U2FsdGVkX1+yieMFBQV5Lst4UvLGZMs4"
X-MimeOLE: Produced By Microsoft MimeOLE V14.0.8117.416
In-Reply-To: <ndc6b7$i7q$1@z-news.wcss.wroc.pl>
X-Newsreader: Microsoft Windows Live Mail 14.0.8117.416
Importance: Normal
Cancel-Lock: sha1:ZdGcDsEhC72ySzMiBJgCIMYBgME=
X-Priority: 3
X-MSMail-Priority: Normal
Xref: news-archive.icm.edu.pl pl.misc.elektronika:697079
[ ukryj nagłówki ]"Waldek Hebisch" <h...@a...uni.wroc.pl> wrote in message
news:ndc6b7$i7q$1@z-news.wcss.wroc.pl...
> Pszemol <P...@p...com> wrote:
>> Pszemol <P...@P...com> wrote:
>> > Witam, potrzebuj? pomocy kogo?, kto ma do?wiadczenie przy pod??czaniu
>> > swojego processora do 32-bitowej kostki pami?ci SDRAM.
>> >
>> > U?ywam procka ARM/CortexM4 firmy NXP, oznaczenie procka LPC4088
>> > i pojedynczej kostki pami?ci SDRAM firmy ISSI model IS42S32800D-7.
>> >
>> > Datasheet pami?ci: http://www.issi.com/WW/pdf/42-45S32800D.pdf
>> >
>> > Tam wyczyta?em ?e pami?? moja jest 256 megabit, zorganizowana w 4 banki
>> > po
>> > 64 megabitowe tablice po 4096 wiersze i 512 kolumn s??w 32-bitowych.
>> > Kostka ma 2 piny do wyboru banku (BA0 i BA1),
>> > 32 piny danych (D0-D32) i 4 bity maski bajt?w danych (DQM0-DQM3).
>> > Kostka ma tylko 12 pin?w wyboru adresu wiersza z kt?rych 9 s?u?y do
>> > wyboru
>> > kolumny.
>> >
>> > Datasheet procesora:
>> > http://cache.nxp.com/documents/user_manual/UM10562.p
df
>> >
>> > Na stronie 190 jest tam tabelka 135, kt?r? pr?buj? zaimplementowa? w
>> > swoim
>> > kodzie?
>> > Z tego co rozumiem, s? tam 4 cz??ci tabelki, dwie pierwsze dla
>> > konfiguracji
>> > z 16-bitow? szyn? danych i dwie dla mojej konfiguracji z 32-bitow?
>> > szyn?
>> > danych.
>> >
>> > Poniewa? mam jedn? kostk? 32-bitow? (a nie np. 2 kostki 16-bit ani nie
>> > 4
>> > kostki 8 ?bit) to skupiam si? na wierszu tabelki opisanym ?256Mbits (8M
>> > x
>> > 32)? ale wtedy otrzymuj? konfiguracj? 4 banki po 13 bit?w dla wyboru
>> > wiersza i 8 bit?w dla wyboru kolumny.
>> >
>> > Ale w opisie kostki pami?ci mam 12 pin?w dla wyboru wiersza i 9 dla
>> > wyboru
>> > kolumny wi?c nie obs?u?? 13 bit?w adresu wiersza bo brak mi A12.
>> >
>> > Czego ja tu nie rozumiem?
>>
>> Patrz? sobie w?a?nie na not? aplikacyjn? dla innego proca (LPC32xx)
>> http://www.nxp.com/documents/application_note/AN1093
5.pdf
>> i widz? tam na stronie 23, rozdzia? 2.11, ?e zalecaj? niestandardowe
>> ustawienia dla liczby bit?w wierszy i kolumn, niedozwolone w standardowym
>> User Manual procesora...
>>
>> Dla kostek 32-bitowych o g?sto?ci 256Mbit (8M x 32) proponuj? ustawienie
>> takie jak dla kostek 16-bitowych 128Mbit!
>>
>> Ustawi?em 1 0 010 01 jak dla 128Mbit (8M x 16), 4 bank, 12 row, 9 colums
>> i
>> dzia?a...
>>
>
> Ta tabelka wyglada dziwnie, ale chyba da sie ja rozsadnie przeczytac:
>
> 32 bitowe slowo i kosc 128Mbit (8M x 16) oznacza faktycznie dwie
> kosci -- dwie zeby dostac 32 bitowe slowo z dwu 16 bitowych
> kawalkow. Liczac linie adresowe widac ze to jedyna sensowna
> interpretacja, w przeciwnym razie linii adresowych byloby
> za duzo.
>
> No a dla procesora dwie kosci 128Mbit z 16 bitowym slowem to
> prawie to samo co jedna 256Mbit z 32 bitowym slowem.
No fajowo, ale zauważ, że User Manual procesora wyraźnie tezę stawia,
że kombinacje nie wymienione w tabelce nie są obsługiwane...
I ja nie mam dwu kości pamięci żeby wybierać konfig dla 128Mbit :-)
A tabelka nie pisze nic o pamięci 256Mbit co ma 4 banki po 2Mx32bit
i chce tylko 12 bitów na wiersze i 9 na kolumny.
Więc jak chcę podłączyć do tego procesora JEDNĄ kostkę 32-bitową
pamięci 256Mbit, która ma tylko 12 pinów adresowych to według
User Manual dla LPC4088 nie mam takiej opcji, czy źle kombinuję?
Dopiero posiłkując się jakąś przypadkową Application Note i do tego
dla innego procesora, która wyraźnie zachęca do zignorowania tego
ostrzeżenia i ustawienia innych, niewspieranych kombinacji, zadziałało.
Niezbyt ładnie ze strony NXP. I na dodatek ten procesor nie jest jakoś
specjalnie nowy, więc argument że może to poprawią chyba tu niezbyt
ich obroni...
No nic - na 60MHz już mi to już dziś działa. Jutro pokombinuję z 96
i może nawet 120MHz, bo w manualu NXP znowu coś ględzi że 80MHz
to maksymalny zegar dla tej szyny pamięci (sam cpu jest 120MHz max)
ale widzę w sieci pełno relacji że się ludziom udało ten procesor
podłączyć dużo szybciej...
Najnowsze wątki z tej grupy
- Szukam: czujnik ruchu z możliwością zaączenia na stałe
- kabelek - kynar ?
- Podnieść masę o 0.6V
- Moduł BT BLE 5.0
- Pomiar amplitudy w zegarku mechanicznym
- ale zawziętość i cierpliwość
- Chiński elektrolizer tester wody
- Dzisiaj Bentlejem czyli przybieżeli sześciu Króli do Rysia na kasie
- ciekawy układ magnetofonu
- Mikroskop 3D
- Jak być bezpiecznym z Li-Ion?
- Szukam monitora HDMI ok. 4"
- Obcinaczki z łapaczem
- termostat do lodowki
- SEP 1 kV E
Najnowsze wątki
- 2024-12-31 Szukam: czujnik ruchu z możliwością zaączenia na stałe
- 2024-12-31 Warszawa => Solution Architect (Java background) <=
- 2024-12-31 Warszawa => Starszy Konsultant AWS <=
- 2024-12-31 Warszawa => International Freight Forwarder <=
- 2024-12-31 Odpowiedzialność w spółce z oo
- 2024-12-31 Warszawa => Spedytor Międzynarodowy <=
- 2024-12-31 Błonie => Analityk Systemów Informatycznych (TMS SPEED) <=
- 2024-12-31 Warszawa => Specjalista ds. bezpieczeństwa informacji i ciągłości
- 2024-12-31 8%
- 2024-12-31 Błonie => Administrator systemów <=
- 2024-12-31 Błonie => IT System Administrator <=
- 2024-12-31 Mińsk Mazowiecki => Area Sales Manager OZE <=
- 2024-12-31 Wrocław => Specjalista ds. Sprzedaży (transport drogowy) <=
- 2024-12-31 Warszawa => Helpdesk - I linia wsparcia <=
- 2024-12-31 kabelek - kynar ?