eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.misc.elektronikaMożliwości CPLDRe: Możliwości CPLD
  • Path: news-archive.icm.edu.pl!news.icm.edu.pl!wsisiz.edu.pl!goblin2!goblin.stu.neva.r
    u!aioe.org!peer02.ams4!peer.am4.highwinds-media.com!news.highwinds-media.com!ne
    wsfeed.neostrada.pl!unt-exc-01.news.neostrada.pl!unt-spo-a-01.news.neostrada.pl
    !news.neostrada.pl.POSTED!not-for-mail
    From: "J.F." <j...@p...onet.pl>
    Newsgroups: pl.misc.elektronika
    References: <5f5e60d0$0$17342$65785112@news.neostrada.pl>
    <rjloov$tf4l$1@portraits.wsisiz.edu.pl>
    <5f5f2c8e$0$499$65785112@news.neostrada.pl>
    <5f5f3446$0$555$65785112@news.neostrada.pl>
    In-Reply-To: <5f5f3446$0$555$65785112@news.neostrada.pl>
    Subject: Re: Możliwości CPLD
    Date: Mon, 14 Sep 2020 13:52:21 +0200
    MIME-Version: 1.0
    Content-Type: text/plain; format=flowed; charset="utf-8"; reply-type=response
    Content-Transfer-Encoding: 8bit
    X-Priority: 3
    X-MSMail-Priority: Normal
    Importance: Normal
    X-Newsreader: Microsoft Windows Live Mail 16.4.3528.331
    X-MimeOLE: Produced By Microsoft MimeOLE V16.4.3528.331
    Lines: 42
    Message-ID: <5f5f5977$0$503$65785112@news.neostrada.pl>
    Organization: Telekomunikacja Polska
    NNTP-Posting-Host: 83.30.139.142
    X-Trace: 1600084343 unt-rea-b-01.news.neostrada.pl 503 83.30.139.142:49236
    X-Complaints-To: a...@n...neostrada.pl
    X-Received-Bytes: 2941
    X-Received-Body-CRC: 3586487607
    Xref: news-archive.icm.edu.pl pl.misc.elektronika:757020
    [ ukryj nagłówki ]

    Użytkownik "Grzegorz Kurczyk" napisał w wiadomości grup
    dyskusyjnych:5f5f3446$0$555$6...@n...neostrada.
    pl...
    W dniu 14.09.2020 o 10:40, J.F. pisze:
    >> Ale mam jakies opory przeciw sterowaniu drogich tranzystorow z
    >> programu, ktory moze sie zawiesic czy glupoty wygenerowac :-)
    >
    >To raczej kwestia takiego zaprojektowania układu sterowania
    >tranzystorów aby nie było możliwości programowego włączenia górnego i
    >dolnego tranzystora jednocześnie.

    Plus pare innych zabezpieczen - ze np nie moze byc jeden kierunek w
    mostku zbyt dlugo otwarty, jakies zabezpieczenie nadpradowe tez by sie
    przydalo ... no i wlasnie - decyzja projektowa - dac te zabezpieczenia
    mozliwie proste i moze nawet na dyskretnych elementach,
    czy rozbudowac troche i wsadzic w CPLD,

    czy zrobic w FPGA/CPLD caly falownik sinusoidalny, a tylko sterowac
    prockiem parametry ... i tu byc moze wyjdzie, ze srednie CPLD jest za
    slabe na zrobienie nawet DDS ..

    >>> FPGA ... no wlasnie - zdaży sie załadowac program/konfiguracja,
    >>> czy tranzystory spłoną wczesniej ?
    >
    >>Podobny problem jest w uC podczas resetu. W zależności od
    >>konstrukcji piny były w tym momencie wejściem HiZ, wejściem z pullup
    >>albo jeszcze jakiś inny stan nieustalony. Trzeba było kombinować coś
    >>między prockiem a tranzystorami (i tak najczęściej musiał byc jakiś
    >>driver) aby wyeliminować możliwość zwarcia mostka lub podania
    >>pełnego napięcia na obciążenie w czasie startu programu lub resetu
    >>procka.

    Driver i tak musi byc ... ale stan na wyjsciach FPGA w czasie
    konfigurowania jaki jest ?

    >Z tego co pamiętam Atmelowski AT90PWM3 zawiera logikę do sterownia
    >mostkiem 3F, która sprzętowo zabezpiecza przed takimi
    >niespodziankami.

    A w czasie resetu ? :-)

    J.

Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: